6位高速CMOS数模转换器集成电路的研究和设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-12页 |
1.1 课题的研究背景 | 第8页 |
1.2 国内外发展状况和研究意义 | 第8-10页 |
1.3 研究内容和设计指标 | 第10页 |
1.4 取得的成果和论文组织结构 | 第10-12页 |
第2章 DAC的基本原理及分类 | 第12-22页 |
2.1 数模转换器的基本原理 | 第12-13页 |
2.2 数模转换器的性能参数 | 第13-16页 |
2.3 DAC的架构分类 | 第16-21页 |
2.4 本章小结 | 第21-22页 |
第3章 高速电流舵DAC性能分析 | 第22-32页 |
3.1 电流源误差分析 | 第22-25页 |
3.2 电流源输出阻抗对DAC性能影响 | 第25-29页 |
3.3 共源共栅电流源的低频和高频分析 | 第29-30页 |
3.4 电流舵译码方式 | 第30-31页 |
3.5 本章小结 | 第31-32页 |
第4章 6位高速电流舵DAC的设计 | 第32-48页 |
4.1 6位电流舵DAC的系统架构 | 第32页 |
4.2 带隙电压基准源 | 第32-39页 |
4.3 电压转电流电路和电流源栅压产生电路 | 第39-40页 |
4.4 共源共栅电流源和开关管 | 第40-41页 |
4.5 输入寄存器 | 第41-42页 |
4.6 译码器设计 | 第42-44页 |
4.7 译码后锁存器和开关驱动器 | 第44-46页 |
4.8 时钟驱动电路 | 第46-47页 |
4.9 本章小结 | 第47-48页 |
第5章 6位高速电流舵DAC的版图设计和系统仿真 | 第48-62页 |
5.1 版图设计要点 | 第48-49页 |
5.2 数模混合集成电路版图 | 第49-50页 |
5.3 6位高速DAC版图设计 | 第50-52页 |
5.4 6位高速电流舵DAC的系统仿真 | 第52-61页 |
5.5 设计指标与后仿真结果对比 | 第61页 |
5.6 本章小结 | 第61-62页 |
第6章 6位高速DAC测试方案 | 第62-64页 |
6.1 芯片介绍 | 第62页 |
6.2 静态特性测试方案 | 第62-63页 |
6.3 动态特性测试方案 | 第63-64页 |
第7章 总结和展望 | 第64-66页 |
参考文献 | 第66-70页 |
致谢 | 第70-72页 |
攻读硕士学位期间发表的论文 | 第72页 |