摘要 | 第3-4页 |
Abstract | 第4页 |
1 绪论 | 第7-11页 |
1.1 本课题的研究背景和意义 | 第7-8页 |
1.2 国内外研究现状 | 第8-9页 |
1.3 本文的主要工作 | 第9-11页 |
2 电路实现方案及其关键技术 | 第11-19页 |
2.1 带通采样理论 | 第12-13页 |
2.2 数字下变频及数字信号抽取 | 第13-15页 |
2.3 数字波束形成基本原理 | 第15-16页 |
2.4 ADC有效位数的测试方法 | 第16-19页 |
3 硬件电路的设计 | 第19-36页 |
3.1 A/D采样电路硬件设计 | 第19-23页 |
3.1.1 ADS6444及相关电路的设计 | 第19-21页 |
3.1.2 AD9643及相关电路的设计 | 第21-23页 |
3.2 电源电路硬件设计 | 第23-25页 |
3.3 时钟电路硬件设计 | 第25-26页 |
3.4 主要芯片配置电路硬件设计 | 第26-27页 |
3.5 主要接口电路硬件设计 | 第27-28页 |
3.6 FPGA的配置电路硬件设计 | 第28页 |
3.7 K7 FPGA I/O资源分配 | 第28-31页 |
3.7.1 K7 FPGA I/O资源介绍 | 第29-30页 |
3.7.2 K7 FPGA与AD9643和ADS6444的连接 | 第30-31页 |
3.7.3 K7 FPGA的GTX高速串行收发器的连接 | 第31页 |
3.8 硬件电路的布局布线 | 第31-36页 |
4 FPGA程序的设计与验证 | 第36-60页 |
4.1 FPGA程序模块的设计与调试 | 第36-56页 |
4.1.1 窄带通道中频软件无线电模块设计与调试 | 第37-41页 |
4.1.2 宽带通道中频软件无线电模块设计与调试 | 第41-44页 |
4.1.3 波束形成模块设计与验证 | 第44-46页 |
4.1.4 数据发送和接收控制电路设计 | 第46-50页 |
4.1.5 波束形成后数据的发送控制 | 第50-56页 |
4.2 FPGA的时序约束与时序优化 | 第56-57页 |
4.3 滤波器群延时与数据截位问题的分析 | 第57-60页 |
4.3.1 滤波器群延时的影响分析及其消除 | 第58页 |
4.3.2 数据截位的影响分析及其消除 | 第58-60页 |
5 电路功能及性能测试 | 第60-70页 |
5.1 A/D有效位数的测试 | 第60-62页 |
5.2 A/D通道隔离度的测试 | 第62-63页 |
5.3 A/D通道无杂散动态范围的测试 | 第63-65页 |
5.4 中频软件无线电通道幅频响应的测试 | 第65-67页 |
5.5 DBF功能和性能测试 | 第67-70页 |
6 总结与展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |