语音传感器节点的设计与实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-6页 |
| 目录 | 第6-8页 |
| 第一章 绪论 | 第8-14页 |
| ·研究背景与意义 | 第8-9页 |
| ·语音编码研究现状 | 第9-11页 |
| ·语音传感器研究现状 | 第11-12页 |
| ·论文研究内容及章节安排 | 第12-14页 |
| 第二章 ADPCM 语音编码研究 | 第14-24页 |
| ·语音编码理论概述 | 第14-16页 |
| ·抽样 | 第14-15页 |
| ·量化和编码 | 第15-16页 |
| ·语音编码技术分类 | 第16-18页 |
| ·波形编码 | 第17页 |
| ·参数编码 | 第17页 |
| ·混合编码 | 第17-18页 |
| ·感知编码 | 第18页 |
| ·ADPCM 编码概述 | 第18-19页 |
| ·ADPCM 编码的关键技术 | 第19-23页 |
| ·自适应量化 | 第20页 |
| ·自适应定标因子及速度控制 | 第20-22页 |
| ·自适应预测 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 第三章 语音传感器节点的硬件设计 | 第24-41页 |
| ·语音传感器节点硬件总体设计框架 | 第24-26页 |
| ·硬件选择 | 第26-28页 |
| ·语音编解码芯片的选择 | 第26页 |
| ·处理器的选择 | 第26-27页 |
| ·时序模块的选择 | 第27-28页 |
| ·语音编解码模块设计 | 第28-33页 |
| ·语音芯片MC145540 内部电路分析 | 第28-30页 |
| ·语音芯片MC145540 电路原理图设计 | 第30-33页 |
| ·CPLD 模块硬件设计 | 第33-36页 |
| ·CPLD 模块硬件设计思想 | 第33-34页 |
| ·CPLD 模块电路原理图设计 | 第34-36页 |
| ·语音传感器节点的设计实物 | 第36页 |
| ·电源及接口模块设计 | 第36-40页 |
| ·电源模块设计 | 第36-37页 |
| ·JTAG 接口设计 | 第37-40页 |
| ·本章小结 | 第40-41页 |
| 第四章 语音传感器节点的软件设计 | 第41-58页 |
| ·语音传感器节点软件整体设计 | 第41-42页 |
| ·CPLD 模块软件设计 | 第42-50页 |
| ·语音芯片控制字读写模块 | 第43-45页 |
| ·分频电路模块 | 第45-47页 |
| ·串并转换模块 | 第47-50页 |
| ·单片机模块设计 | 第50-54页 |
| ·单片机初始化 | 第51-52页 |
| ·语音芯片初始化 | 第52页 |
| ·中断服务程序 | 第52-54页 |
| ·语音传感器节点的验证测试 | 第54-57页 |
| ·本章小结 | 第57-58页 |
| 第五章 总结与展望 | 第58-60页 |
| ·论文总结 | 第58页 |
| ·工作展望 | 第58-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-63页 |