首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

16通道12位R-C结构SAR ADC的研究与设计

致谢第4-5页
摘要第5-6页
Abstract第6页
第一章 绪论第15-19页
    1.1 研究背景和意义第15页
    1.2 国内外研究现状第15-17页
    1.3 论文主要工作及内容安排第17-19页
第二章 逐次逼近型模数转换器概述第19-50页
    2.1 ADC的基本原理第19页
    2.2 ADC的性能参数第19-24页
        2.2.1 静态特性第19-22页
        2.2.2 动态特性第22-24页
    2.3 SAR ADC的基本原理第24-25页
    2.4 采样保持电路第25-27页
    2.5 数模转换器(DAC)第27-34页
        2.5.1 电流按比例缩放DAC第27-29页
        2.5.2 电压按比例缩放DAC第29-30页
        2.5.3 电荷按比例缩放DAC第30-32页
        2.5.4 并行数模转换器分辨率的扩展第32-34页
    2.6 比较器第34-44页
        2.6.1 比较器的特性第35-38页
        2.6.2 开环比较器第38-40页
        2.6.3 可再生比较器第40-41页
        2.6.4 高速比较器第41-42页
        2.6.5 输入失调电压消除技术第42-44页
    2.7 模数转换器测试理论第44-48页
        2.7.1 静态指标测试第44-47页
        2.7.2 动态指标测试第47-48页
    2.8 本章小结第48-50页
第三章 逐次逼近型数模转换器电路设计第50-79页
    3.1 电平转换电路第52-54页
        3.1.1 具体电路设计第53页
        3.1.2 电路仿真结果第53-54页
    3.2 模拟多路复用器第54-56页
        3.2.1 具体电路设计第54-55页
        3.2.2 电路仿真结果第55-56页
    3.3 数模转换器(DAC)第56-67页
        3.3.1 DAC电路设计第57-61页
        3.3.2 电容电阻选择第61-65页
        3.3.3 开关设计第65-66页
        3.3.4 编码设计第66-67页
    3.4 比较器设计第67-72页
        3.4.1 比较器电路设计第67-70页
        3.4.2 电路仿真结果第70-72页
    3.5 SAR逻辑设计第72-75页
        3.5.1 SAR逻辑电路设计第72-74页
        3.5.2 电路仿真结果第74-75页
    3.6 部分延时采样技术第75-78页
    3.7 本章小结第78-79页
第四章 逐次逼近型数模转换器仿真结果第79-86页
    4.1 芯片版图布局第79页
    4.2 仿真结果第79-81页
        4.2.1 静态指标测试第79-80页
        4.2.2 动态指标测试第80-81页
    4.3 实测结果第81-83页
        4.3.1 静态指标测试第82-83页
        4.3.2 动态指标测试第83页
    4.4 本章小结及结果分析第83-86页
第五章 总结与展望第86-88页
    5.1 本文研究内容总结第86-87页
    5.2 研究展望第87-88页
参考文献第88-91页
作者简历第91页
攻读硕士学位期间已发表的论文第91页

论文共91页,点击 下载论文
上一篇:并行FIR滤波器系数设计及结构优化
下一篇:应用于CMOS图像传感器芯片的模数转换器研究与设计