16通道12位R-C结构SAR ADC的研究与设计
| 致谢 | 第4-5页 |
| 摘要 | 第5-6页 |
| Abstract | 第6页 |
| 第一章 绪论 | 第15-19页 |
| 1.1 研究背景和意义 | 第15页 |
| 1.2 国内外研究现状 | 第15-17页 |
| 1.3 论文主要工作及内容安排 | 第17-19页 |
| 第二章 逐次逼近型模数转换器概述 | 第19-50页 |
| 2.1 ADC的基本原理 | 第19页 |
| 2.2 ADC的性能参数 | 第19-24页 |
| 2.2.1 静态特性 | 第19-22页 |
| 2.2.2 动态特性 | 第22-24页 |
| 2.3 SAR ADC的基本原理 | 第24-25页 |
| 2.4 采样保持电路 | 第25-27页 |
| 2.5 数模转换器(DAC) | 第27-34页 |
| 2.5.1 电流按比例缩放DAC | 第27-29页 |
| 2.5.2 电压按比例缩放DAC | 第29-30页 |
| 2.5.3 电荷按比例缩放DAC | 第30-32页 |
| 2.5.4 并行数模转换器分辨率的扩展 | 第32-34页 |
| 2.6 比较器 | 第34-44页 |
| 2.6.1 比较器的特性 | 第35-38页 |
| 2.6.2 开环比较器 | 第38-40页 |
| 2.6.3 可再生比较器 | 第40-41页 |
| 2.6.4 高速比较器 | 第41-42页 |
| 2.6.5 输入失调电压消除技术 | 第42-44页 |
| 2.7 模数转换器测试理论 | 第44-48页 |
| 2.7.1 静态指标测试 | 第44-47页 |
| 2.7.2 动态指标测试 | 第47-48页 |
| 2.8 本章小结 | 第48-50页 |
| 第三章 逐次逼近型数模转换器电路设计 | 第50-79页 |
| 3.1 电平转换电路 | 第52-54页 |
| 3.1.1 具体电路设计 | 第53页 |
| 3.1.2 电路仿真结果 | 第53-54页 |
| 3.2 模拟多路复用器 | 第54-56页 |
| 3.2.1 具体电路设计 | 第54-55页 |
| 3.2.2 电路仿真结果 | 第55-56页 |
| 3.3 数模转换器(DAC) | 第56-67页 |
| 3.3.1 DAC电路设计 | 第57-61页 |
| 3.3.2 电容电阻选择 | 第61-65页 |
| 3.3.3 开关设计 | 第65-66页 |
| 3.3.4 编码设计 | 第66-67页 |
| 3.4 比较器设计 | 第67-72页 |
| 3.4.1 比较器电路设计 | 第67-70页 |
| 3.4.2 电路仿真结果 | 第70-72页 |
| 3.5 SAR逻辑设计 | 第72-75页 |
| 3.5.1 SAR逻辑电路设计 | 第72-74页 |
| 3.5.2 电路仿真结果 | 第74-75页 |
| 3.6 部分延时采样技术 | 第75-78页 |
| 3.7 本章小结 | 第78-79页 |
| 第四章 逐次逼近型数模转换器仿真结果 | 第79-86页 |
| 4.1 芯片版图布局 | 第79页 |
| 4.2 仿真结果 | 第79-81页 |
| 4.2.1 静态指标测试 | 第79-80页 |
| 4.2.2 动态指标测试 | 第80-81页 |
| 4.3 实测结果 | 第81-83页 |
| 4.3.1 静态指标测试 | 第82-83页 |
| 4.3.2 动态指标测试 | 第83页 |
| 4.4 本章小结及结果分析 | 第83-86页 |
| 第五章 总结与展望 | 第86-88页 |
| 5.1 本文研究内容总结 | 第86-87页 |
| 5.2 研究展望 | 第87-88页 |
| 参考文献 | 第88-91页 |
| 作者简历 | 第91页 |
| 攻读硕士学位期间已发表的论文 | 第91页 |