摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第1章 绪论 | 第8-13页 |
·课题背景 | 第8-11页 |
·空间光通信系统概述 | 第8-9页 |
·空间光通信的应用优势和面临的问题 | 第9-10页 |
·LDPC码的性能特点和应用 | 第10页 |
·LDPC码的研究现状 | 第10-11页 |
·课题的意义 | 第11页 |
·本文的主要内容 | 第11-13页 |
第2章 LDPC码概述 | 第13-20页 |
·LDPC码的基本理论 | 第13-15页 |
·线性分组码 | 第13-14页 |
·LDPC码的定义及Tanner图表示 | 第14-15页 |
·校验矩阵的构造 | 第15-17页 |
·Gallager构造法 | 第16页 |
·PEG构造法 | 第16-17页 |
·LDPC码的编码算法 | 第17-20页 |
·传统编码算法 | 第17-18页 |
·Efficient编码算法 | 第18-20页 |
第3章 LDPC码的译码算法 | 第20-30页 |
·LDPC硬判决译码算法 | 第20-23页 |
·比特翻转算法 | 第20-22页 |
·加权比特翻转算法 | 第22-23页 |
·软判决译码算法 | 第23-27页 |
·概率域BP译码算法 | 第23-25页 |
·对数域BP译码算法 | 第25-27页 |
·最小和译码算法 | 第27页 |
·几种译码方案的比较 | 第27-30页 |
第4章 LDPC码在空间光通信系统中的设计和性能分析 | 第30-39页 |
·旋转LDPC码编码原理 | 第30-33页 |
·π旋转LDPC码编译码器设计参数的选择 | 第33-36页 |
·码长参数的确定 | 第33-34页 |
·码率参数的确定 | 第34-35页 |
·迭代次数的确定 | 第35页 |
·译码算法的选取 | 第35-36页 |
·空间光通信系统中π旋转LDPC码的性能仿真 | 第36-39页 |
第5章 LDPC码编译码器的设计与FPGA硬件实现 | 第39-56页 |
·FPGA设计平台 | 第39-43页 |
·FPGA信号处理板 | 第39-40页 |
·Verilog硬件描述语言 | 第40-41页 |
·Quartus Ⅱ的设计流程 | 第41-43页 |
·旋转LDPC码编码的硬件实现 | 第43-51页 |
·编码器的硬件结构框图 | 第43页 |
·旋转LDPC码的编码实现 | 第43-47页 |
·旋转LDPC码编码的仿真 | 第47-51页 |
·旋转LDPC译码器的硬件实现 | 第51-56页 |
·旋转LDPC码译码器的硬件结构 | 第51-53页 |
·译码器模块设计 | 第53-55页 |
·译码器的仿真验证 | 第55-56页 |
第6章 总结与展望 | 第56-57页 |
参考文献 | 第57-59页 |
致谢 | 第59页 |