首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

一种8-bit 50 MSPS流水线ADC关键电路的设计与仿真

摘要第1-5页
ABSTRACT第5-8页
1 绪论第8-14页
   ·研究背景与意义第8-11页
   ·国内外研究概况第11-13页
   ·论文的主要内容第13-14页
2 ADC 的介绍及系统设计第14-25页
   ·几种常见的并行 ADC 的基本结构第14-18页
   ·非理想因素和数字校正技术第18-20页
   ·流水线 ADC 的结构设计第20-22页
   ·行为级系统仿真第22-24页
   ·本章小结第24-25页
3 关键电路的设计与仿真第25-50页
   ·采样保持电路第25-31页
   ·运算放大器第31-40页
   ·子模数转换器第40-45页
   ·MDAC 电路第45-47页
   ·数字校正电路第47-49页
   ·本章小结第49-50页
4 流水线 ADC 整体电路仿真第50-59页
   ·流水线 ADC 性能指标第50-52页
   ·采样保持电路的仿真第52-54页
   ·子 ADC 的仿真第54页
   ·整体电路的仿真第54-57页
   ·本章小结第57-59页
5 总结与展望第59-61页
   ·总结第59-60页
   ·展望第60-61页
致谢第61-62页
参考文献第62-65页

论文共65页,点击 下载论文
上一篇:1.6GHz~3.2GHz 0.18μm CMOS宽带低噪声压控振荡器设计
下一篇:VHF大功率线性放大器设计与实现