基于FPGA的SATA主机端控制器的设计
摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-13页 |
·课题背景 | 第8-9页 |
·国内外相关研究现状 | 第9-10页 |
·课题主要工作内容 | 第10-11页 |
·本文组织结构 | 第11-13页 |
2 SATA 主机端控制器功能结构分析 | 第13-27页 |
·SATA 主机端控制器体系结构 | 第13-14页 |
·SATA IP 核模块分析 | 第14-16页 |
·物理层分析 | 第16-20页 |
·链路层分析 | 第20-22页 |
·传输层分析 | 第22-24页 |
·寄存器接口分析 | 第24-26页 |
·本章小结 | 第26-27页 |
3 物理层的实现 | 第27-35页 |
·系统开发环境 | 第27-28页 |
·时钟和复位模块 | 第28-31页 |
·OOB 控制模块 | 第31-33页 |
·下板测试分析 | 第33-34页 |
·本章小结 | 第34-35页 |
4 链路层的实现 | 第35-49页 |
·链路层体系结构 | 第35-36页 |
·原语控制 | 第36-37页 |
·读写FIFO | 第37-39页 |
·CRC 计算模块 | 第39-41页 |
·扰码异或模块 | 第41-43页 |
·链路层状态机控制 | 第43-47页 |
·本章小结 | 第47-49页 |
5 传输层的实现 | 第49-58页 |
·传输层总体架构 | 第49-50页 |
·帧封装模块 | 第50-51页 |
·帧解析模块 | 第51页 |
·传输层状态机控制 | 第51-54页 |
·寄存器组 | 第54-56页 |
·本章小结 | 第56-58页 |
6 总结与展望 | 第58-59页 |
致谢 | 第59-60页 |
参考文献 | 第60-62页 |