| 摘要 | 第1-7页 |
| Abstract | 第7-9页 |
| 目录 | 第9-11页 |
| 第一章 绪论 | 第11-20页 |
| ·EoC技术概述和研究背景 | 第11-15页 |
| ·用于EoC的CMOS功率放大器的研究现状 | 第15-18页 |
| ·本文的研究内容及组织架构 | 第18-20页 |
| ·本文研究内容 | 第18-19页 |
| ·本文组织架构 | 第19-20页 |
| 第二章 EoC发射机及CMOS功率放大器分析 | 第20-35页 |
| ·EoC发射机 | 第20-22页 |
| ·CMOS功率放大器的性能指标分析 | 第22-26页 |
| ·CMOS功率放大器的结构选型 | 第26-28页 |
| ·CMOS功率放大器设计的优化 | 第28-31页 |
| ·线性化技术 | 第28-30页 |
| ·效率提升技术 | 第30-31页 |
| ·CMOS功率放大器设计的难点 | 第31-33页 |
| ·本章小结 | 第33-35页 |
| 第三章 CMOS功率放大器设计 | 第35-63页 |
| ·电路结构 | 第37-38页 |
| ·功率放大级 | 第38-45页 |
| ·功率管的选取 | 第38-43页 |
| ·电路结构的设计 | 第43-45页 |
| ·驱动级 | 第45-47页 |
| ·电路结构的设计 | 第45-46页 |
| ·输入匹配 | 第46-47页 |
| ·级间匹配 | 第47-51页 |
| ·负载牵引 | 第51-55页 |
| ·键合线研究 | 第55-58页 |
| ·偏置电路 | 第58-59页 |
| ·控制电路 | 第59页 |
| ·电路的稳定性 | 第59-61页 |
| ·片外元件的建模问题 | 第61-62页 |
| ·本章小结 | 第62-63页 |
| 第四章 CMOS功率放大器版图设计及后仿真结果 | 第63-83页 |
| ·版图设计 | 第63-68页 |
| ·整体芯片布局及版图走线 | 第63-64页 |
| ·功率单元版图设计 | 第64-66页 |
| ·功率放大器的版图 | 第66-68页 |
| ·后仿真结果 | 第68-81页 |
| ·1.2GHz功率放大器的后仿真结果 | 第68-73页 |
| ·不同温度下1.2GHz功率放大器的工艺角仿真结果 | 第73页 |
| ·2.0~2.4GHz功率放大器的后仿真结果 | 第73-80页 |
| ·不同温度下2.0~2.4GHz功率放大器的工艺角仿真结果 | 第80-81页 |
| ·本章小结 | 第81-83页 |
| 第五章 CMOS功率放大器测试准备 | 第83-86页 |
| ·芯片后续封装 | 第83-84页 |
| ·测试平台及测试准备 | 第84-86页 |
| 第六章 总结和展望 | 第86-88页 |
| ·总结 | 第86-87页 |
| ·展望 | 第87-88页 |
| 参考文献 | 第88-93页 |
| 攻读硕士学位期间的论文发表与专利申请情况 | 第93-94页 |
| 致谢 | 第94页 |