DTMB系统中去PN及3780点FFT处理器的设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第一章 绪论 | 第10-14页 |
| ·课题研究背景及现状 | 第10-12页 |
| ·课题研究意义与选题 | 第12-13页 |
| ·论文内容及结构 | 第13-14页 |
| 第二章 DTMB系统介绍 | 第14-22页 |
| ·OFDM原理 | 第14-15页 |
| ·DFT在OFDM中的应用 | 第15-17页 |
| ·DTMB标准介绍 | 第17-21页 |
| ·TDS-OFDM简介 | 第17页 |
| ·DTMB发射机系统 | 第17-18页 |
| ·DTMB接收机系统 | 第18-20页 |
| ·帧结构 | 第20-21页 |
| ·小结 | 第21-22页 |
| 第三章 去PN原理与逻辑实现 | 第22-36页 |
| ·去PN原理 | 第22-24页 |
| ·去PN模块逻辑设计 | 第24-29页 |
| ·数据缓存单元设计 | 第26-28页 |
| ·数据相减与循环恢复 | 第28-29页 |
| ·相关器设计 | 第29-35页 |
| ·线性相关与线性卷积 | 第30页 |
| ·相关器工作分析 | 第30-32页 |
| ·相关器逻辑设计 | 第32-35页 |
| ·小结 | 第35-36页 |
| 第四章 3780点FFT算法研究及硬件实现 | 第36-61页 |
| ·FFT算法研究 | 第36-43页 |
| ·DFT算法概述 | 第36-37页 |
| ·基-2或基-4 FFT算法 | 第37-39页 |
| ·Cooley-Tukey快速傅里叶算法 | 第39-40页 |
| ·素因子算法(PFA) | 第40-41页 |
| ·Winograd算法(WFTA) | 第41-43页 |
| ·3780点FFT算法设计 | 第43-45页 |
| ·内插成4096点FFT算法方案 | 第43-44页 |
| ·综合分解FFT算法方案 | 第44-45页 |
| ·3780点FFT处理器逻辑设计 | 第45-60页 |
| ·流水线实现结构 | 第45-48页 |
| ·输入缓存设计 | 第48-51页 |
| ·27点FFT设计 | 第51-53页 |
| ·矩阵转置设计 | 第53-55页 |
| ·140点FFT设计 | 第55-57页 |
| ·输出缓存设计 | 第57-59页 |
| ·WFTA单元设计 | 第59-60页 |
| ·小结 | 第60-61页 |
| 第五章 仿真验证 | 第61-67页 |
| ·去PN模块仿真及验证 | 第61-63页 |
| ·测试方法 | 第61页 |
| ·仿真结果 | 第61-63页 |
| ·3780点FFT处理器仿真验证 | 第63-66页 |
| ·仿真综合结果 | 第63-64页 |
| ·信噪比指标分析 | 第64-65页 |
| ·吞吐率分析 | 第65-66页 |
| ·小结 | 第66-67页 |
| 第六章 总结与展望 | 第67-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-72页 |
| 攻读硕士期间取得的研究成果 | 第72页 |