| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第1章 引言 | 第8-12页 |
| ·课题研究背景 | 第8-9页 |
| ·国内外研究现状与发展 | 第9-10页 |
| ·CFR 技术研究现状 | 第9页 |
| ·预失真技术研究现状 | 第9-10页 |
| ·课题来源及意义 | 第10-11页 |
| ·论文章节安排 | 第11-12页 |
| 第2章 功放线性化技术相关理论介绍 | 第12-31页 |
| ·功率放大器的非线性特性 | 第12-14页 |
| ·幅度(AM-AM)失真 | 第12-13页 |
| ·相位(AM-PM)失真 | 第13-14页 |
| ·功率放大器的线性化指标 | 第14-18页 |
| ·1dB 压缩点 | 第14-16页 |
| ·三阶截点(IP3) | 第16-17页 |
| ·EVM | 第17页 |
| ·ACPR | 第17-18页 |
| ·功率放大器模型 | 第18-27页 |
| ·无记忆非线性功放模型 | 第19-20页 |
| ·有记忆非线性功放模型 | 第20-27页 |
| ·信号的峰均比 | 第27-28页 |
| ·峰均比与 CCDF | 第27-28页 |
| ·CFR 的测试性能参数 | 第28页 |
| ·降低峰均比的方法 | 第28-30页 |
| ·峰值加窗技术 | 第29页 |
| ·噪声成型技术 | 第29-30页 |
| ·峰值抵消技术 | 第30页 |
| ·本章小结 | 第30-31页 |
| 第3章 硬件结构与系统设计 | 第31-43页 |
| ·WCDMA 数字直放站 | 第31-33页 |
| ·WCDMA 功放线性化实验平台设计 | 第33-35页 |
| ·数字中频板部分 | 第35-39页 |
| ·FPGA 模块 | 第36-37页 |
| ·ADC 模块 | 第37-38页 |
| ·DAC 模块 | 第38页 |
| ·MCU 模块 | 第38-39页 |
| ·时钟模块 | 第39页 |
| ·系统设计 | 第39-42页 |
| ·MCU 软件设计 | 第40-41页 |
| ·FPGA 软件设计 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 第4章 控制接口与预处理模块的实现 | 第43-57页 |
| ·控制接口的 MCU 实现 | 第43-48页 |
| ·SPI 协议接口 | 第44-45页 |
| ·SPI 协议接口的设计 | 第45-48页 |
| ·I/Q 调制模块 | 第48-51页 |
| ·数控振荡器 NCO 的 FPGA 设计 | 第49页 |
| ·低通滤波器的 FPGA 设计 | 第49-50页 |
| ·实现结果 | 第50-51页 |
| ·频谱搬移模块 | 第51-52页 |
| ·数字下变频模块 | 第52-56页 |
| ·DDC 的原理结构 | 第53页 |
| ·DDC 的 FPGA 实现 | 第53-56页 |
| ·本章小结 | 第56-57页 |
| 第5章 PC-CFR 和 DPD 技术的 FPGA 实现 | 第57-78页 |
| ·PC-CFR 技术的原理及仿真 | 第57-63页 |
| ·实现原理 | 第57-61页 |
| ·PC-CFR 算法的仿真 | 第61-63页 |
| ·PC-CFR 算法的 FPGA 实现 | 第63-68页 |
| ·CORDIC 技术 | 第63-66页 |
| ·削峰脉冲模块 | 第66-68页 |
| ·Xilinx DPD 方案原理 | 第68-75页 |
| ·内部结构 | 第68-71页 |
| ·DPD 内部控制原理 | 第71-73页 |
| ·FPGA 系统级设计方法 | 第73-75页 |
| ·功放线性化系统的测试结果及分析 | 第75-77页 |
| ·PC-CFR 的测试 | 第75-76页 |
| ·功放线性化系统的测试 | 第76-77页 |
| ·本章小结 | 第77-78页 |
| 第6章 总结与展望 | 第78-80页 |
| ·论文总结 | 第78页 |
| ·后期工作及展望 | 第78-80页 |
| 参考文献 | 第80-83页 |
| 致谢 | 第83-84页 |
| 个人简历、在学期间发表的学术论文与研究成果 | 第84页 |