| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 专用术语注释表 | 第8-9页 |
| 第一章 绪论 | 第9-13页 |
| ·课题提出的背景及意义 | 第9-10页 |
| ·方案的提出及意义 | 第10页 |
| ·国内外研究与应用现状 | 第10-12页 |
| ·论文研究内容 | 第12页 |
| ·论文结构安排 | 第12-13页 |
| 第二章 软硬件开发平台介绍 | 第13-23页 |
| ·FPGA 开发流程 | 第13-14页 |
| ·Spartan-3E FPGA 芯片介绍 | 第14-18页 |
| ·Spartan-3E 芯片内部结构 | 第14-15页 |
| ·输入/输出块(IOBs) | 第15-16页 |
| ·可编程逻辑块(CLB) | 第16-17页 |
| ·Block RAM | 第17页 |
| ·数字时钟管理器(DCM) | 第17-18页 |
| ·嵌入式硬核乘法器 | 第18页 |
| ·Spartan-3E FPGA 的开发平台 | 第18-20页 |
| ·平台简介 | 第19-20页 |
| ·关键组件和特性 | 第20页 |
| ·配置方式 | 第20页 |
| ·供电方式 | 第20页 |
| ·系统开发工具 ISE 介绍 | 第20-22页 |
| ·ISE Foundation 软件 | 第21页 |
| ·EDK 软件 | 第21页 |
| ·System Generator 软件 | 第21页 |
| ·ChipScope Pro 软件 | 第21页 |
| ·PlanAhead 软件 | 第21-22页 |
| ·仿真环境 ModelSim 简介 | 第22页 |
| ·本章小结 | 第22-23页 |
| 第三章 数学预备知识 | 第23-28页 |
| ·有限域 | 第23-24页 |
| ·多项式和扩展域 | 第24-25页 |
| ·字节运算 | 第25页 |
| ·字运算 | 第25-27页 |
| ·本章小结 | 第27-28页 |
| 第四章 AES 算法介绍 | 第28-37页 |
| ·AES 算法简介 | 第28-29页 |
| ·AES 算法结构 | 第29-30页 |
| ·轮变换函数 | 第30-36页 |
| ·SubBytes 和 InvSubBytes | 第31-33页 |
| ·ShiftRows 和 InvShiftRows | 第33页 |
| ·MixColumns 和 InvMixColumns | 第33-34页 |
| ·AddRoundKey | 第34-35页 |
| ·Key Expansion | 第35-36页 |
| ·本章小结 | 第36-37页 |
| 第五章 AES 算法的 FPGA 实现 | 第37-59页 |
| ·AES 算法的总体结构 | 第37-38页 |
| ·AES 算法实现模块 | 第38-49页 |
| ·控制模块 | 第39-43页 |
| ·输入数据存储器模块 | 第43-44页 |
| ·密钥扩展模块设计 | 第44-46页 |
| ·加密/解密模块设计 | 第46-49页 |
| ·功能模块设计 | 第49-53页 |
| ·S-Box 模块 | 第49-51页 |
| ·行变换模块 | 第51-52页 |
| ·列变换模块 | 第52-53页 |
| ·硬件实现的一些改进 | 第53-55页 |
| ·AES 算法流水线结构 | 第53-54页 |
| ·密钥扩展单元 | 第54-55页 |
| ·仿真与性能分析 | 第55-58页 |
| 本章小结 | 第58-59页 |
| 第六章 总结与展望 | 第59-60页 |
| 参考文献 | 第60-61页 |
| 附录 1 程序清单 | 第61-72页 |
| 附录 2 攻读硕士学位期间撰写的论文 | 第72-73页 |
| 致谢 | 第73页 |