基于快速处理的SAR成像技术研究
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-11页 |
1 引言 | 第11-15页 |
·合成孔径雷达概况 | 第11页 |
·SAR技术特点 | 第11-12页 |
·项目背景、研究内容与总体方案 | 第12-13页 |
·项目背景 | 第12-13页 |
·研究内容 | 第13页 |
·整体方案 | 第13页 |
·论文结构安排 | 第13-15页 |
2 SAR成像的FPGA实现 | 第15-24页 |
·SAR成像基本原理 | 第15-18页 |
·SAR成像实现构架 | 第18-19页 |
·FFT的硬件实现特点 | 第19-20页 |
·可编程逻辑器件与FPGA简介 | 第20-21页 |
·FPGA选型 | 第21-24页 |
3 FFT算法特点 | 第24-29页 |
·DFT快速算法简介 | 第24-25页 |
·利用卷积的快速算法实现 | 第24-25页 |
·利用递归型快速算法实现 | 第25页 |
·DFT快速算法比较 | 第25-27页 |
·Cooley-Tukey快速FFT算法简介 | 第27-29页 |
4 FFT的实现方案选择 | 第29-47页 |
·提高FFT性能的方法 | 第29页 |
·实现构架选择 | 第29-34页 |
·顺序迭代 | 第30-31页 |
·并行迭代 | 第31-32页 |
·级联流水线 | 第32-33页 |
·阵列处理 | 第33-34页 |
·模式对比 | 第34页 |
·基数选择 | 第34-37页 |
·旋转因子生成方案选择 | 第37-40页 |
·LUT查找法及其优化方案 | 第37-38页 |
·CORDIC动态生成方案 | 第38-40页 |
·数据运算方式选择 | 第40-44页 |
·定点、浮点和块浮点 | 第40-43页 |
·块浮点算法原理与构架 | 第43-44页 |
·IP核的特点 | 第44-47页 |
5 FFT的设计与验证 | 第47-81页 |
·综述 | 第47页 |
·蝶形单元的设计 | 第47-53页 |
·基4算法优化 | 第48页 |
·蝶形单元的设计 | 第48-52页 |
·仿真测试与分析 | 第52-53页 |
·乒乓RAM设计 | 第53-56页 |
·乒乓RAM特性 | 第53-55页 |
·参数选择与仿真 | 第55-56页 |
·块浮点模块设计 | 第56-64页 |
·状态检测 | 第56-58页 |
·数据移位与数据精度 | 第58-59页 |
·浮点因子累计模块 | 第59-62页 |
·仿真测试与分析 | 第62-64页 |
·地址生成、映射与倒序 | 第64-69页 |
·地址规律 | 第64-65页 |
·地址映射与整序 | 第65-68页 |
·仿真测试与分析 | 第68-69页 |
·旋转因子模块设计 | 第69-77页 |
·CORDIC实现结构 | 第69-71页 |
·CORDIC具体实现 | 第71-76页 |
·仿真测试与分析 | 第76-77页 |
·16点FFT测试与结果分析 | 第77-81页 |
6 结论 | 第81-82页 |
参考文献 | 第82-84页 |
作者简历 | 第84-86页 |
学位论文数据集 | 第86页 |