宽带射频数字接收机技术的研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 引言 | 第9-13页 |
| ·课题背景 | 第9页 |
| ·数字接收机的发展现状及趋势 | 第9-10页 |
| ·A/D转换技术的发展状况 | 第10-11页 |
| ·数字下变频产品的现状 | 第11页 |
| ·FPGA 在数字下变频领域的应用 | 第11-12页 |
| ·本文主要内容 | 第12页 |
| ·本文结构 | 第12-13页 |
| 第二章 射频数字化接收机及相关理论 | 第13-30页 |
| ·射频数字化接收机原理 | 第13-14页 |
| ·射频数字化接收机原理 | 第13页 |
| ·射频数字化接收机的优点 | 第13-14页 |
| ·射频数字化理论 | 第14-30页 |
| ·采样量化理论 | 第14-16页 |
| ·数字下变频(DDC) | 第16-17页 |
| ·正交变换原理 | 第17-18页 |
| ·数控振荡器(NCO)原理 | 第18-19页 |
| ·数字滤波 | 第19-28页 |
| ·整数倍抽取原理 | 第28-30页 |
| 第三章 射频数字化接收机方案设计与仿真 | 第30-51页 |
| ·射频宽带数字化接收机系统方案设计 | 第30页 |
| ·常用高效数字下变频结构 | 第30-34页 |
| ·基于带通采样的高效DDC结构 | 第34-36页 |
| ·基4 的高效结构 | 第35页 |
| ·抽取倍数不为4 整数倍情况下的高效结构 | 第35-36页 |
| ·CIC滤波器性能分析 | 第36-43页 |
| ·非线性相位 | 第38页 |
| ·级联级数以及抽取倍数的选取 | 第38-41页 |
| ·带内容差分析 | 第41-43页 |
| ·多级抽取方案的研究 | 第43-44页 |
| ·系统总体实现结构框图 | 第44-51页 |
| 第四章 射频数字化接收机的系统实现 | 第51-77页 |
| ·系统方案框图及相应设计思想 | 第51-52页 |
| ·系统器件的选择 | 第52-57页 |
| ·A/D转换芯片 | 第52-54页 |
| ·FPGA以及配置芯片 | 第54-56页 |
| ·时钟管理芯片 | 第56-57页 |
| ·FPGA内部结构与实现 | 第57-71页 |
| ·时钟管理芯片配置模块 | 第57-58页 |
| ·高速数据分路模块 | 第58-60页 |
| ·数据时钟域转换模块 | 第60-61页 |
| ·时钟管理模块 | 第61页 |
| ·数字下变频模块及乒乓存储模块 | 第61-71页 |
| ·基于DA算法的滤波器的实现 | 第62-65页 |
| ·A/D输出格式转二进制补码格式 | 第65-66页 |
| ·基于带通采样定理的数字下变频模块 | 第66页 |
| ·8 倍抽取5 级级联CIC滤波器 | 第66-68页 |
| ·处理增益 | 第66页 |
| ·输出位宽的选择 | 第66-67页 |
| ·累加溢出 | 第67-68页 |
| ·5 倍抽取模块 | 第68-69页 |
| ·2 倍抽取模块 | 第69-70页 |
| ·乒乓存储模块 | 第70-71页 |
| ·系统整合 | 第71页 |
| ·电路板设计 | 第71-77页 |
| ·高速数字系统中线路的传输线效应 | 第72-74页 |
| ·LVDS差分接口标准的应用 | 第74-75页 |
| ·对于PCB板材质的选取 | 第75页 |
| ·其它设计注意事项 | 第75-77页 |
| 第五章 系统仿真测试及结果分析 | 第77-83页 |
| ·输入线性调频信号测试 | 第77-79页 |
| ·系统幅相一致性测试 | 第79-82页 |
| ·幅相一致性测试原理 | 第79-81页 |
| ·幅相一致性测试 | 第81-82页 |
| ·测试结果分析 | 第82-83页 |
| 结束语 | 第83-84页 |
| 致谢 | 第84-85页 |
| 参考文献 | 第85-87页 |
| 攻硕期间取得的研究成果 | 第87-88页 |
| 个人简介 | 第88-89页 |