首页--工业技术论文--无线电电子学、电信技术论文--无线电设备、电信设备论文--接收设备、无线电收音机论文--接收机:按形式分论文

数字化鉴频与位帧同步技术研究

摘要第1-5页
Abstract第5-8页
1. 引言第8-11页
   ·课题背景第8页
   ·国内外遥测系统数字化技术发展现状第8-9页
   ·PCM/FM遥测体制第9-10页
   ·完成工作及本文结构第10-11页
2. 数字化接收系统及其关键技术第11-29页
   ·数字化鉴频模块方案设计第11-21页
     ·系统采样率的确定第12-13页
     ·整数倍抽取原理第13-14页
     ·半带滤波器(Half-Band Filter,以下称作HB滤波器)第14-15页
     ·积分梳状(CIC)滤波器第15-19页
     ·基于 DDS的数控振荡器(NCO)第19-20页
     ·数字化解调第20-21页
   ·数字化位同步器方案第21-22页
   ·帧同步器方案设计第22-29页
     ·数字相关器第24-25页
     ·三态逻辑第25-26页
     ·窗口产生器及字、帧脉冲产生原理第26页
     ·最佳帧同步码长选择第26-28页
     ·帧同步总结第28-29页
3. 数字鉴频器的Simulink仿真第29-44页
   ·数字鉴频器各模块的仿真第29-37页
     ·系统正交变换模块仿真第30-31页
     ·数字下变频器(DDC)的仿真第31页
     ·高效抽取滤波器 CIC的设计第31-32页
     ·HB滤波器的设计第32-35页
     ·数控振荡器NCO的仿真第35-37页
   ·数字鉴频总体仿真第37-44页
     ·多普勒频移对数字化鉴频的影响第40-44页
4. 数字鉴频器和位同步器的FPGA实现第44-62页
   ·主要技术指标第44页
   ·使用 FPGA器件进行开发的优点第44-45页
   ·可编程逻辑基本设计原则第45-46页
     ·面积和速度的平衡互换原则第45页
     ·硬件原则第45页
     ·系统原则第45-46页
     ·同步设计原则第46页
   ·硬件设计第46-50页
     ·数据采集模块电路设计第46-48页
     ·可编程逻辑器件 FPGA芯片的选择第48-49页
     ·系统电源芯片的选择第49-50页
   ·数字鉴频器的VHDL编程与实现第50-55页
     ·数字正交变换模块第50-51页
     ·CIC抽取滤波器的设计实现第51-52页
     ·半带滤波器第52-54页
     ·数字鉴频器的FPGA实现第54-55页
   ·数字化位同步器的VHDL编程与实现第55-62页
     ·数字鉴相器(DPD)第55-59页
     ·数字序列滤波器(DLF)第59-60页
     ·位同步器的实现第60-62页
5. 结论第62-63页
参考文献第63-65页
攻读硕士学位期间发表的论文第65-66页
致谢第66页

论文共66页,点击 下载论文
上一篇:宏观尺度纳米结构阵列的电化学合成及其原型器件研究
下一篇:P2P网络中资源管理机制的研究