摘要 | 第1-5页 |
Abstract | 第5-8页 |
1. 引言 | 第8-11页 |
·课题背景 | 第8页 |
·国内外遥测系统数字化技术发展现状 | 第8-9页 |
·PCM/FM遥测体制 | 第9-10页 |
·完成工作及本文结构 | 第10-11页 |
2. 数字化接收系统及其关键技术 | 第11-29页 |
·数字化鉴频模块方案设计 | 第11-21页 |
·系统采样率的确定 | 第12-13页 |
·整数倍抽取原理 | 第13-14页 |
·半带滤波器(Half-Band Filter,以下称作HB滤波器) | 第14-15页 |
·积分梳状(CIC)滤波器 | 第15-19页 |
·基于 DDS的数控振荡器(NCO) | 第19-20页 |
·数字化解调 | 第20-21页 |
·数字化位同步器方案 | 第21-22页 |
·帧同步器方案设计 | 第22-29页 |
·数字相关器 | 第24-25页 |
·三态逻辑 | 第25-26页 |
·窗口产生器及字、帧脉冲产生原理 | 第26页 |
·最佳帧同步码长选择 | 第26-28页 |
·帧同步总结 | 第28-29页 |
3. 数字鉴频器的Simulink仿真 | 第29-44页 |
·数字鉴频器各模块的仿真 | 第29-37页 |
·系统正交变换模块仿真 | 第30-31页 |
·数字下变频器(DDC)的仿真 | 第31页 |
·高效抽取滤波器 CIC的设计 | 第31-32页 |
·HB滤波器的设计 | 第32-35页 |
·数控振荡器NCO的仿真 | 第35-37页 |
·数字鉴频总体仿真 | 第37-44页 |
·多普勒频移对数字化鉴频的影响 | 第40-44页 |
4. 数字鉴频器和位同步器的FPGA实现 | 第44-62页 |
·主要技术指标 | 第44页 |
·使用 FPGA器件进行开发的优点 | 第44-45页 |
·可编程逻辑基本设计原则 | 第45-46页 |
·面积和速度的平衡互换原则 | 第45页 |
·硬件原则 | 第45页 |
·系统原则 | 第45-46页 |
·同步设计原则 | 第46页 |
·硬件设计 | 第46-50页 |
·数据采集模块电路设计 | 第46-48页 |
·可编程逻辑器件 FPGA芯片的选择 | 第48-49页 |
·系统电源芯片的选择 | 第49-50页 |
·数字鉴频器的VHDL编程与实现 | 第50-55页 |
·数字正交变换模块 | 第50-51页 |
·CIC抽取滤波器的设计实现 | 第51-52页 |
·半带滤波器 | 第52-54页 |
·数字鉴频器的FPGA实现 | 第54-55页 |
·数字化位同步器的VHDL编程与实现 | 第55-62页 |
·数字鉴相器(DPD) | 第55-59页 |
·数字序列滤波器(DLF) | 第59-60页 |
·位同步器的实现 | 第60-62页 |
5. 结论 | 第62-63页 |
参考文献 | 第63-65页 |
攻读硕士学位期间发表的论文 | 第65-66页 |
致谢 | 第66页 |