首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

应用于CMOS图像传感器的低功耗流水线模数转换器的研究

摘要第1-4页
Abstract第4-8页
第一章 前言第8-15页
   ·设计背景和意义第8页
   ·国内外研究状况和进展第8-9页
   ·本文各部分主要内容及所做工作第9页
   ·ADC 性能指标第9-15页
     ·ADC 的静态特性第10-12页
     ·ADC 的动态特性第12-14页
     ·小结第14-15页
第二章 几种高速ADC 的原理及性能比较第15-21页
   ·全并型(Flash)ADC第15-16页
   ·两步(Two-step)ADC第16-18页
     ·半并行(Semi-Flash)ADC第16-17页
     ·折叠-插值(Folding and Interpolating)ADC第17-18页
   ·流水线(Pipeline)ADC第18-21页
     ·流水线ADC 的优点第18-19页
     ·流水线ADC 的结构第19-21页
第三章 流水线ADC 的系统分析第21-38页
   ·流水线ADC 子电路分辨率分析第21-26页
     ·速度分析第21-22页
     ·功耗分析第22-24页
     ·每级1.5 位结构第24-26页
   ·流水线ADC 误差分析及其影响第26-31页
     ·余数放大器的有限增益误差第26-28页
     ·比较器的失调误差第28-29页
     ·数模转换器的失配误差第29-30页
     ·热噪声第30-31页
   ·数字校正技术第31-34页
     ·冗余位的数字校正第31-32页
     ·数字自校准技术第32-34页
   ·每级1.5 位流水线ADC 的系统建模第34-38页
第四章 低功耗10 位10MHz 流水线ADC 的电路实现第38-62页
   ·系统结构与采样电容选取第38-41页
   ·采样保持级电路设计第41-49页
     ·采样保持级MDAC 的设计第41-43页
     ·采样保持级MDAC 中开关的设计第43-45页
     ·采样保持级MDAC 中OTA 的设计第45-49页
   ·比较器的设计第49-51页
   ·余数放大器的设计第51-54页
   ·数模转换模块(DAC)设计第54-56页
   ·数字电路逻辑设计第56-57页
   ·两相不交叠时钟设计第57-58页
   ·流水线ADC 的仿真分析及结果第58-62页
     ·流水线ADC 的仿真分析第58-59页
     ·流水线ADC 的仿真分析第59-62页
第五章 电容误差校正技术第62-73页
   ·有源电容误差校正技术(ACEA)第62-63页
   ·无源电容误差校正技术(PCEA)第63-64页
   ·一种电容误差失配校准技术第64-68页
     ·电容误差失配校准原理第64-65页
     ·电容误差失配校准的速度分析第65-67页
     ·电容误差失配校准的性能比较第67-68页
   ·改进型无源电压校正技术第68-73页
     ·改进型无源电压校正原理第68-69页
     ·改进型无源电压校正的速度分析第69-71页
     ·OTA 共享技术第71-73页
第六章 总结和展望第73-75页
   ·总结第73页
   ·展望第73-75页
参考文献第75-79页
发表论文和参加科研情况说明第79-80页
致谢第80页

论文共80页,点击 下载论文
上一篇:800MHz-1.2GHz CMOS变带宽自适应锁相环设计
下一篇:东方的幻象--《消失的地平线》异域形象解读