摘要 | 第1-4页 |
Abstract | 第4-8页 |
第一章 前言 | 第8-15页 |
·设计背景和意义 | 第8页 |
·国内外研究状况和进展 | 第8-9页 |
·本文各部分主要内容及所做工作 | 第9页 |
·ADC 性能指标 | 第9-15页 |
·ADC 的静态特性 | 第10-12页 |
·ADC 的动态特性 | 第12-14页 |
·小结 | 第14-15页 |
第二章 几种高速ADC 的原理及性能比较 | 第15-21页 |
·全并型(Flash)ADC | 第15-16页 |
·两步(Two-step)ADC | 第16-18页 |
·半并行(Semi-Flash)ADC | 第16-17页 |
·折叠-插值(Folding and Interpolating)ADC | 第17-18页 |
·流水线(Pipeline)ADC | 第18-21页 |
·流水线ADC 的优点 | 第18-19页 |
·流水线ADC 的结构 | 第19-21页 |
第三章 流水线ADC 的系统分析 | 第21-38页 |
·流水线ADC 子电路分辨率分析 | 第21-26页 |
·速度分析 | 第21-22页 |
·功耗分析 | 第22-24页 |
·每级1.5 位结构 | 第24-26页 |
·流水线ADC 误差分析及其影响 | 第26-31页 |
·余数放大器的有限增益误差 | 第26-28页 |
·比较器的失调误差 | 第28-29页 |
·数模转换器的失配误差 | 第29-30页 |
·热噪声 | 第30-31页 |
·数字校正技术 | 第31-34页 |
·冗余位的数字校正 | 第31-32页 |
·数字自校准技术 | 第32-34页 |
·每级1.5 位流水线ADC 的系统建模 | 第34-38页 |
第四章 低功耗10 位10MHz 流水线ADC 的电路实现 | 第38-62页 |
·系统结构与采样电容选取 | 第38-41页 |
·采样保持级电路设计 | 第41-49页 |
·采样保持级MDAC 的设计 | 第41-43页 |
·采样保持级MDAC 中开关的设计 | 第43-45页 |
·采样保持级MDAC 中OTA 的设计 | 第45-49页 |
·比较器的设计 | 第49-51页 |
·余数放大器的设计 | 第51-54页 |
·数模转换模块(DAC)设计 | 第54-56页 |
·数字电路逻辑设计 | 第56-57页 |
·两相不交叠时钟设计 | 第57-58页 |
·流水线ADC 的仿真分析及结果 | 第58-62页 |
·流水线ADC 的仿真分析 | 第58-59页 |
·流水线ADC 的仿真分析 | 第59-62页 |
第五章 电容误差校正技术 | 第62-73页 |
·有源电容误差校正技术(ACEA) | 第62-63页 |
·无源电容误差校正技术(PCEA) | 第63-64页 |
·一种电容误差失配校准技术 | 第64-68页 |
·电容误差失配校准原理 | 第64-65页 |
·电容误差失配校准的速度分析 | 第65-67页 |
·电容误差失配校准的性能比较 | 第67-68页 |
·改进型无源电压校正技术 | 第68-73页 |
·改进型无源电压校正原理 | 第68-69页 |
·改进型无源电压校正的速度分析 | 第69-71页 |
·OTA 共享技术 | 第71-73页 |
第六章 总结和展望 | 第73-75页 |
·总结 | 第73页 |
·展望 | 第73-75页 |
参考文献 | 第75-79页 |
发表论文和参加科研情况说明 | 第79-80页 |
致谢 | 第80页 |