| 中文摘要 | 第1-4页 |
| ABSTRACT | 第4-8页 |
| 第一章 绪论 | 第8-12页 |
| ·课题背景 | 第8-10页 |
| ·INMARSAT 航空卫星通信系统组成 | 第8-9页 |
| ·INMARSAT 航空卫星通信系统应用 | 第9-10页 |
| ·研究意义 | 第10页 |
| ·主要工作和论文结构 | 第10-12页 |
| 第二章 INMARSAT 航空卫星通信系统协议 | 第12-20页 |
| ·航空卫星通信系统中信道类型 | 第12-13页 |
| ·系统操作 | 第13页 |
| ·多址方式和调制方式 | 第13页 |
| ·信道组成结构 | 第13-19页 |
| ·P 信道组成结构 | 第14-15页 |
| ·R 信道组成结构 | 第15-16页 |
| ·T 信道组成结构 | 第16-17页 |
| ·C 信道组成结构 | 第17-19页 |
| ·本章小结 | 第19-20页 |
| 第三章 接收机数字部分硬件电路设计 | 第20-31页 |
| ·FPGA 及其开发流程 | 第20-23页 |
| ·FPGA 器件特性 | 第20-21页 |
| ·FPGA 设计开发流程 | 第21-23页 |
| ·主要器件选择 | 第23-26页 |
| ·FPGA 器件 | 第23-25页 |
| ·A/D 器件 | 第25-26页 |
| ·数字部分硬件电路的设计与实现 | 第26-30页 |
| ·系统数字部分硬件结构 | 第26页 |
| ·具体电路设计 | 第26-30页 |
| ·硬件电路板实物图 | 第30页 |
| ·本章小结 | 第30-31页 |
| 第四章 数字信号处理的设计与实现 | 第31-62页 |
| ·卫星接收机的整体设计 | 第31-32页 |
| ·帧同步的设计与实现 | 第32-44页 |
| ·帧同步原理及技术指标 | 第32-33页 |
| ·UW 码检测电路的设计 | 第33-36页 |
| ·连续信道帧同步设计 | 第36-40页 |
| ·突发信道帧同步设计 | 第40-42页 |
| ·帧同步模块性能的评估 | 第42-44页 |
| ·解交织模块的设计与实现 | 第44-51页 |
| ·交织技术原理 | 第44-45页 |
| ·交织器的协议规定 | 第45-46页 |
| ·解交织器模块的设计 | 第46-51页 |
| ·Viterbi 译码器的实现 | 第51-59页 |
| ·Viterbi 译码原理 | 第51页 |
| ·协议相关规定 | 第51-52页 |
| ·Viterbi 译码器的FPGA 实现 | 第52-56页 |
| ·Atlantic 接口设计 | 第56-59页 |
| ·去扰码模块的设计与实现 | 第59-61页 |
| ·扰码的作用及协议相关规定 | 第59-60页 |
| ·去扰码器的实现 | 第60-61页 |
| ·本章小结 | 第61-62页 |
| 第五章 Nios II 系统的硬件平台设计 | 第62-76页 |
| ·SOPC 技术 | 第62-64页 |
| ·SOPC 主要特点 | 第62-63页 |
| ·SOPC Builder 开发环境 | 第63页 |
| ·SOPC 系统开发流程 | 第63-64页 |
| ·Nios II 系统 | 第64-67页 |
| ·Nios II 处理器特性 | 第64-65页 |
| ·Nios II 系统结构 | 第65-66页 |
| ·Avalon 总线规范 | 第66-67页 |
| ·基于SOPC Builder 的Nios II 系统设计 | 第67-75页 |
| ·系统集成过程 | 第68-73页 |
| ·系统生成过程 | 第73-75页 |
| ·本章小结 | 第75-76页 |
| 第六章 结束语 | 第76-77页 |
| 附录 英文缩略语 | 第77-78页 |
| 参考文献 | 第78-80页 |
| 发表论文和科研情况说明 | 第80-81页 |
| 致谢 | 第81页 |