| 中文摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 插图 | 第9-12页 |
| 表格 | 第12-13页 |
| 第1章 绪论 | 第13-19页 |
| ·课题背景 | 第13-14页 |
| ·光传输系统 | 第14-15页 |
| ·本文研究工作 | 第15-17页 |
| 参考文献 | 第17-19页 |
| 第2章 工艺简介及电路设计流程 | 第19-27页 |
| ·工艺的渠道及选择 | 第19-20页 |
| ·0.2 μm GaAs 工艺 | 第20-23页 |
| ·贯穿始终的超高速集成电路设计流程 | 第23-25页 |
| ·本章小结 | 第25-26页 |
| 参考文献 | 第26-27页 |
| 第3章 分接器电路结构研究 | 第27-43页 |
| ·通信系统中的复用技术 | 第27-28页 |
| ·分接器的基本结构 | 第28-32页 |
| ·串型结构分接器 | 第29页 |
| ·并型结构分接器 | 第29-31页 |
| ·树型结构分接器 | 第31-32页 |
| ·基本结构比较 | 第32页 |
| ·改进的分接器结构 | 第32-41页 |
| ·串型传输线分接器 | 第32-34页 |
| ·单级并型分接器 | 第34-39页 |
| ·树型传输线分接器 | 第39-41页 |
| ·本章小结 | 第41-42页 |
| 参考文献 | 第42-43页 |
| 第4章 宽带超高速放大器设计 | 第43-61页 |
| ·基本差分放大器设计与分析 | 第43-45页 |
| ·采用电感补偿的差分放大器设计与分析 | 第45-49页 |
| ·片上补偿电感的设计与分析 | 第49-53页 |
| ·跟随器设计 | 第53-57页 |
| ·GaAs 宽带放大器的设计与仿真 | 第57-59页 |
| ·本章小结 | 第59-60页 |
| 参考文献 | 第60-61页 |
| 第5章 超高速锁存器和触发器设计 | 第61-73页 |
| ·锁存器和触发器的基本概念 | 第61-63页 |
| ·锁存器和触发器的区别 | 第61-62页 |
| ·触发器的性能要求 | 第62-63页 |
| ·基本锁存器分析 | 第63-66页 |
| ·触发器设计与仿真 | 第66-71页 |
| ·本章小结 | 第71-72页 |
| 参考文献 | 第72-73页 |
| 第6章 分接器子模块电路设计与实现 | 第73-87页 |
| ·20GHz 1:4 静态分频器的设计与实现 | 第73-80页 |
| ·1:4 分频器的电路设计 | 第73-75页 |
| ·分频器版图及芯片制造 | 第75-77页 |
| ·分频器测试结果 | 第77-80页 |
| ·40Gb/s 1:2 分接器设计与实现 | 第80-85页 |
| ·1:2 分接器的电路设计 | 第80-81页 |
| ·分接器版图、仿真和芯片制造 | 第81-83页 |
| ·1:2 分接器测试结果 | 第83-85页 |
| ·本章小结 | 第85-86页 |
| 参考文献 | 第86-87页 |
| 第7章 40Gb/s 新型超高速1:4 分接器电路设计与实现 | 第87-103页 |
| ·新型1:4 分接器电路设计与实现 | 第87-95页 |
| ·固定延时单元设计 | 第87-90页 |
| ·新型1:4 分接器电路设计 | 第90-92页 |
| ·新型1:4 分接器版图和芯片制造 | 第92页 |
| ·新型1:4 分接器测试结果 | 第92-95页 |
| ·40GHz 动态分频器电路设计与实现 | 第95-100页 |
| ·1:2 动态分频器电路设计 | 第95-97页 |
| ·动态分频器版图和芯片制造 | 第97页 |
| ·动态分频器的测试结果 | 第97-100页 |
| ·本章小结 | 第100-101页 |
| 参考文献 | 第101-103页 |
| 第8章 结论与展望 | 第103-105页 |
| ·本文主要成果 | 第103-104页 |
| ·展望 | 第104-105页 |
| 致谢 | 第105-107页 |
| 攻读博士期间已发表论文及专利申请目录 | 第107页 |