| 中文摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第1章 绪论 | 第7-11页 |
| ·本课题研究背景 | 第7-9页 |
| ·单片机的特点 | 第7页 |
| ·单片机面临的问题 | 第7-8页 |
| ·单片机与FPGA/CPLD的对比 | 第8-9页 |
| ·研究目的、意义以及要完成的任务 | 第9-10页 |
| ·论文的结构安排 | 第10-11页 |
| 第2章 EDA技术简介 | 第11-25页 |
| ·电子设计自动化(EDA)的发展概述 | 第11-17页 |
| ·EDA技术的涵义 | 第11-12页 |
| ·EDA技术的发展历程 | 第12-14页 |
| ·EDA与传统电子设计方法的比较 | 第14-17页 |
| ·EDA技术的应用 | 第17页 |
| ·FPGA/CPLD简介 | 第17-18页 |
| ·硬件描述语言(HDL) | 第18-22页 |
| ·VHDL简介 | 第18-19页 |
| ·基于VHDL的自顶向下设计方法 | 第19-21页 |
| ·VHDL程序基本结构 | 第21-22页 |
| ·MAX+PLUS开发系统简介 | 第22-24页 |
| ·小结 | 第24-25页 |
| 第3章 MCS—51单片机的反向解剖 | 第25-35页 |
| ·MCS—51单片机结构、原理 | 第25-32页 |
| ·MCS—51单片机芯片概述 | 第25-26页 |
| ·MCS—51单片机内部结构与工作原理 | 第26-32页 |
| ·MCS—51单片机的指令系统的实现原理 | 第32-34页 |
| ·小结 | 第34-35页 |
| 第4章 MCS—51单片机IP核的反向设计 | 第35-66页 |
| ·算术、逻辑运算模块 | 第35-47页 |
| ·加/减法器 | 第36-38页 |
| ·乘法器 | 第38-39页 |
| ·除法器 | 第39页 |
| ·十进制调整器 | 第39-40页 |
| ·逻辑运算器 | 第40-42页 |
| ·多路选择器 | 第42-47页 |
| ·定时器/计数器模块 | 第47-55页 |
| ·模式0 | 第49-52页 |
| ·模式1 | 第52页 |
| ·模式2 | 第52页 |
| ·模式3 | 第52-55页 |
| ·串行接口模块 | 第55-59页 |
| ·控制器模块 | 第59-64页 |
| ·存储器控制模块 | 第60-61页 |
| ·实现指令系统的状态机模块 | 第61-64页 |
| ·小结 | 第64-66页 |
| 第5章 总结与展望 | 第66-67页 |
| 参考文献 | 第67-69页 |
| 致谢 | 第69-70页 |
| 附录:原MCS—51与所设计的IP核的指令周期对照表 | 第70-74页 |
| 作者在攻读硕士期间发表的学术论文 | 第74页 |