| 第一章 引言 | 第1-15页 |
| ·ADC 研究动态和发展趋势 | 第9-13页 |
| ·研究背景及意义 | 第13-14页 |
| ·课题的研究任务 | 第14-15页 |
| 第二章 ADC 系统结构及优化 | 第15-29页 |
| ·ADC 主要性能指标 | 第15-17页 |
| ·量化方式(Quantization Method) | 第15-16页 |
| ·分辨率(Resolution) | 第16页 |
| ·误差(Error) | 第16-17页 |
| ·信噪比(SNR) | 第17页 |
| ·无杂散动态范围(SFDR) | 第17页 |
| ·典型模数转换结构及其性能对比 | 第17-26页 |
| ·典型模数转换结构 | 第17-25页 |
| ·主流ADC 结构性能对比 | 第25-26页 |
| ·系统结构的选取及优化 | 第26-29页 |
| ·结构选择 | 第26-27页 |
| ·Pipelined ADC 系统结构优化 | 第27-29页 |
| 第三章 Pipelined ADC 子系统分析 | 第29-35页 |
| ·采样保持单元 | 第29-31页 |
| ·CMOS 采样开关 | 第31-32页 |
| ·4位子ADC 单元 | 第32-34页 |
| ·4位子DAC 单元 | 第34-35页 |
| 第四章 ADC 部分电路设计 | 第35-50页 |
| ·高线性度CMOS 自举开关设计 | 第35-40页 |
| ·CMOS 模拟开关对采样性能的影响 | 第35-38页 |
| ·CMOS 自举采样电路的设计 | 第38-39页 |
| ·电路仿真及结果分析 | 第39-40页 |
| ·全差分CMOS 跨导放大器的设计 | 第40-41页 |
| ·高速CMOS 预放大锁存比较器设计 | 第41-50页 |
| ·理论分析与模型 | 第42-44页 |
| ·改进措施 | 第44-47页 |
| ·模拟结果 | 第47-50页 |
| 第五章 版图设计 | 第50-55页 |
| ·整体ADC 版图设计原则 | 第50-52页 |
| ·版图实现 | 第52-55页 |
| ·4-bit 子ADC 电路版图设计 | 第53-54页 |
| ·整体ADC 版图 | 第54-55页 |
| 第六章 结论 | 第55-56页 |
| 致谢 | 第56-57页 |
| 参考文献 | 第57-60页 |
| 个人简历、在学期间的研究成果及发表的学术论文 | 第60-61页 |