| 摘要 | 第1-5页 |
| ABSTRACT | 第5-7页 |
| 目录 | 第7-9页 |
| 第一章 绪论 | 第9-15页 |
| ·课题研究背景 | 第9-11页 |
| ·课题应用环境及研究意义 | 第11-13页 |
| ·课题研究目标 | 第13页 |
| ·研究主要工作及内容安排 | 第13-14页 |
| ·本章小结 | 第14-15页 |
| 第二章 DVB-C系统信道编码和调制的基本理论 | 第15-31页 |
| ·数字通信系统 | 第15-16页 |
| ·DVB-C数字电视系统 | 第16-18页 |
| ·TS传送码流基础 | 第18-22页 |
| ·信道编码定理 | 第22-23页 |
| ·有限域的概念 | 第23-24页 |
| ·RS码编码原理 | 第24-25页 |
| ·FIR滤波器原理 | 第25-29页 |
| ·QAM调制原理 | 第29-30页 |
| ·本章小节 | 第30-31页 |
| 第三章 系统中关键模块的实现方法 | 第31-48页 |
| ·系统设计的设计方法 | 第31-35页 |
| ·RS编码的实现 | 第35-38页 |
| ·平方根升余弦(SRRC)滤波器的实现 | 第38-41页 |
| ·NCO的设计 | 第41-42页 |
| ·数字射频调制的实现 | 第42-47页 |
| ·96通道数字射频调制的实现架构(一) | 第42-44页 |
| ·96通道数字射频调制的实现架构(二) | 第44-47页 |
| ·本章小节 | 第47-48页 |
| 第四章 多通道DVB-C信道编码及调制系统的实现方法 | 第48-61页 |
| ·系统实现的FPGA信号处理流程 | 第48-49页 |
| ·MPEG-2 TS传输流的输入模块设计 | 第49-51页 |
| ·多通道传输流的信道编码模块设计 | 第51-53页 |
| ·数字射频调制模块设计 | 第53-55页 |
| ·DAC接口输入模块设计 | 第55-56页 |
| ·系统设计的硬件平台介绍 | 第56-60页 |
| ·本章小节 | 第60-61页 |
| 第五章 测试与实验结果 | 第61-68页 |
| ·系统硬件测试平台原理和框图 | 第61-62页 |
| ·测试指标及测试结果 | 第62-67页 |
| ·本章小节 | 第67-68页 |
| 第六章 结论与展望 | 第68-69页 |
| ·小结 | 第68页 |
| ·展望 | 第68-69页 |
| 参考文献 | 第69-71页 |
| 致谢 | 第71页 |