应用于手持设备的H.264硬件解码IP核的研究与实现
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第一章 前言 | 第10-13页 |
·研究背景及意义 | 第10页 |
·国内外研究现状 | 第10-11页 |
·本文的研究内容 | 第11-12页 |
·本文的内容安排 | 第12-13页 |
第二章 H.264 解码系统概述 | 第13-20页 |
·H.264 解码系统框架 | 第13页 |
·系统子模块技术特点 | 第13-19页 |
·码流组织 | 第13-14页 |
·熵解码技术 | 第14-15页 |
·反量化反变换技术 | 第15-17页 |
·帧内预测技术 | 第17页 |
·帧间预测技术 | 第17-19页 |
·小结 | 第19-20页 |
第三章 H.264硬件解码IP核系统架构设计 | 第20-27页 |
·概述 | 第20页 |
·H.264硬件解码模块分割 | 第20-24页 |
·Ping-pong 缓存器设计 | 第20-21页 |
·码流解析模块 | 第21-24页 |
·总控状态机设计 | 第22-23页 |
·图像重建信息解析 | 第23-24页 |
·图像重建模块 | 第24页 |
·H.264 硬件解码并行计算策略 | 第24-25页 |
·H.264 硬件解码IP 核的系统架构 | 第25-26页 |
·小结 | 第26-27页 |
第四章 图像重建模块设计与实现 | 第27-49页 |
·概述 | 第27页 |
·反量化与反变换的硬件实现 | 第27-34页 |
·反变换算法分析 | 第27-28页 |
·反变换算法的硬件实现 | 第28-30页 |
·反量化算法分析 | 第30-31页 |
·反量化算法的硬件实现 | 第31-32页 |
·反量化与反变换硬件流水线设计 | 第32-33页 |
·性能分析 | 第33-34页 |
·帧间预测的硬件实现 | 第34-41页 |
·帧间预测过程分析 | 第34-35页 |
·帧间预测的硬件架构 | 第35-36页 |
·精度内插控制模块 | 第36-37页 |
·6 抽头滤波计算模块 | 第37-38页 |
·线形计算模块 | 第38-39页 |
·色度1/8 精度内插模块 | 第39-40页 |
·性能分析 | 第40-41页 |
·帧内预测的硬件实现 | 第41-48页 |
·帧内预测算法分析 | 第41-42页 |
·非Plane 预测模式的硬件实现 | 第42-44页 |
·Plane 预测模式的硬件实现 | 第44-47页 |
·预处理计算 | 第44-45页 |
·Plane 模式计算 | 第45-47页 |
·性能分析 | 第47-48页 |
·小结 | 第48-49页 |
第五章 H.264 视频解码器IP 核验证 | 第49-52页 |
·仿真概述 | 第49-50页 |
·测试环境搭建 | 第50-51页 |
·IP 核仿真结果 | 第51-52页 |
第六章 总结与展望 | 第52-54页 |
·本文主要结论 | 第52-53页 |
·研究与展望 | 第53-54页 |
致谢 | 第54-55页 |
参考文献 | 第55-59页 |
攻读学位期间发表的学术论文 | 第59页 |