基于MIPI CSI-2协议的摄像头芯片数据发送端接口设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
缩略词表 | 第13-14页 |
第一章 绪论 | 第14-20页 |
1.1 研究背景以及意义 | 第14-17页 |
1.2 研究现状 | 第17-18页 |
1.3 本文的创新与贡献 | 第18-19页 |
1.4 本文的目录章节安排 | 第19-20页 |
第二章 摄像头芯片接.现状 | 第20-28页 |
2.1 引言 | 第20页 |
2.2 接口现状 | 第20-23页 |
2.3 MIPI接.的优势 | 第23-27页 |
2.4 本章小结 | 第27-28页 |
第三章 MIPI-CSI-2 需求分析 | 第28-35页 |
3.1 CSI-2 协议在MIPI中的位置和作用 | 第28-30页 |
3.1.1 图像设备 | 第29页 |
3.1.2 物理层 | 第29-30页 |
3.2 物理层MIPI CSI-2 协议结构分析 | 第30-32页 |
3.3 典型应用实例结构 | 第32-34页 |
3.3.1 LVDS信号介绍 | 第33页 |
3.3.2 I2C介绍 | 第33-34页 |
3.4 本章小结 | 第34-35页 |
第四章 MIPI CSI-2 概要设计 | 第35-41页 |
4.1 引言 | 第35页 |
4.2 全局设计思路 | 第35-40页 |
4.2.1 Linux阶段下的链路设计和验证思路 | 第37页 |
4.2.2 FPGA阶段下的设计和验证思路 | 第37-38页 |
4.2.3 数字部分整体设计思路 | 第38-39页 |
4.2.4 模拟部分整体设计思路 | 第39-40页 |
4.3 本章小结 | 第40-41页 |
第五章 MIPI-CSI-2 详细设计 | 第41-85页 |
5.1 引言 | 第41页 |
5.2 MIPI CSI-2 数字部分设计 | 第41-78页 |
5.2.1 系统控制模块 | 第45-46页 |
5.2.2 参数调整模块 | 第46-49页 |
5.2.3 MIPI组包模块 | 第49-54页 |
5.2.3.1 内部结构 | 第50-52页 |
5.2.3.2 读写控制模块 | 第52-54页 |
5.2.4 高速数据模块 | 第54-56页 |
5.2.5 低速数据模块 | 第56-59页 |
5.2.6 协议状态模块 | 第59-70页 |
5.2.6.1 内部结构 | 第61-62页 |
5.2.6.2 数据打包模块 | 第62-63页 |
5.2.6.3 ECC模块 | 第63-64页 |
5.2.6.4 数据状态模块 | 第64-70页 |
5.2.7 CRC模块 | 第70-72页 |
5.2.8 高速时钟模块 | 第72-75页 |
5.2.9 低速时钟模块 | 第75-76页 |
5.2.10 模拟协议仿真模块 | 第76-78页 |
5.2.11 I2C Slave模块 | 第78页 |
5.3 MIPI模拟部分实现 | 第78-79页 |
5.4 转接板设计 | 第79-82页 |
5.4.1 原理图设计 | 第79-80页 |
5.4.2 PCB设计 | 第80-82页 |
5.5 MIPI接收端应用 | 第82-84页 |
5.6 本章小节 | 第84-85页 |
第六章 测试与总结 | 第85-94页 |
6.1 测试结果 | 第85-92页 |
6.1.1 Linux阶段下测试结果 | 第85-89页 |
6.1.2 FPGA阶段下的测试结果 | 第89-92页 |
6.2 工作总结 | 第92-93页 |
6.3 展望 | 第93-94页 |
致谢 | 第94-95页 |
参考文献 | 第95-97页 |