首页--工业技术论文--电工技术论文--变压器、变流器及电抗器论文--变流器论文

On the Design of a Single Inductor Double Output Buck DC-DC

Abstract第2页
摘要第3-4页
Table of content第4-6页
Chapter 1 Introduction第6-11页
    1.1 Motivation第6-8页
    1.2 Research background and Challenges第8-9页
    1.3 Research goals and contributions第9-10页
    1.4 Thesis organization第10页
    1.5 Reference第10-11页
Chapter 2 DLL based ZVS driver第11-20页
    2.1 Background第11-12页
    2.2 Architecture of the proposed dual VCDL DLL based gate driver第12-15页
    2.3 Circuit implementation第15-19页
        2.3.1 Start-up Circuit第15-16页
        2.3.2 PD&CP第16页
        2.3.3 Transconductor第16-17页
        2.3.4 VCDL第17-18页
        2.3.5 Buffer第18-19页
    2.4 Refenrence第19-20页
Chapter 3 Analysis and modeling of SIDO buck DC-DC第20-38页
    3.1 Topology of SIDO buck DC-DC第20-23页
    3.2 Steady state analysis and small ripple approximation第23-28页
        3.2.1 Duty ratios, load currents and output voltages第23-26页
        3.2.2 Inductor current ripples and output voltage ripples第26-28页
    3.3 AC modeling and transfer function第28-30页
    3.4 Power efficiency analysis第30-37页
        3.4.2 Conduction loss第31-32页
        3.4.3 Gating loss第32-33页
        3.4.4 Switching loss第33-35页
        3.4.5 Quiescent loss第35页
        3.4.6 Summary第35-37页
    3.5 Reference第37-38页
Chapter 4 Design of a SIMO buck DC-DC第38-66页
    4.1 System Design第38-39页
        4.1.1 System specification第38-39页
        4.1.2 Determination of major component parameters第39页
    4.2 Controller design第39-50页
        4.2.1 Controlling architecture第39-40页
        4.2.2 Frequency domain analysis and design第40-46页
        4.2.3 Behavior simulation第46-50页
    4.3 Circuits for performance enhancement第50-56页
        4.3.1 ZVS gate driver第50-51页
        4.3.2 Bootstrap gate driver第51-54页
        4.3.3 Gate Width Modulation(GWM)第54-56页
    4.4 Other circuits第56-62页
        4.4.1 Current sensing circuit第56-58页
        4.4.2 All CMOS current reference第58-62页
    4.5 Layout consideration第62-63页
    4.6 Reference第63-66页
Chapter 5 Simulation and test results第66-76页
    5.1 Test results of ZVS gate driver第66-68页
    5.2 Test results of SIDO buck converter第68-74页
    5.3 Simulation results of power efficiency第74-75页
    5.4 Reference第75-76页
Chapter 6 Conclusion第76-78页
    6.1 Summary of this work第76-77页
    6.2 Prospect第77-78页
Acknowledgement第78-79页

论文共79页,点击 下载论文
上一篇:相干态连续变量量子密钥分发理论研究
下一篇:离婚损害赔偿制度研究