摘要 | 第5-6页 |
Abstract | 第6-7页 |
1 绪论 | 第12-16页 |
1.1 本课题研究的背景、目的和意义 | 第12-13页 |
1.2 国内外研究现状与发展趋势 | 第13-14页 |
1.2.1 国内外研究历史和现状 | 第13页 |
1.2.2 国内外滤波器的FPGA实现结构 | 第13-14页 |
1.3 FIR滤波器的应用领域 | 第14页 |
1.4 本论文的主要内容和工作 | 第14-16页 |
2 FIR滤波器的结构及设计方法分析 | 第16-36页 |
2.1 FIR数字滤波器的基础理论 | 第16-17页 |
2.2 FIR数字滤波器的基本结构 | 第17-23页 |
2.3 FIR滤波器线性相位的条件 | 第23-24页 |
2.4 FIR数字滤波器的设计方法 | 第24-29页 |
2.4.1 窗函数设计法 | 第25-28页 |
2.4.2 频率抽样设计法 | 第28页 |
2.4.3 等波纹逼近设计法 | 第28-29页 |
2.5 分布式算法及其优化 | 第29-36页 |
2.5.1 分布式算法基础原理 | 第29-31页 |
2.5.2 无符号的DA系统 | 第31-32页 |
2.5.3 有符号的DA系统 | 第32-34页 |
2.5.4 改进的DA解决方案 | 第34-36页 |
3 FPGA技术简介 | 第36-44页 |
3.1 可编程逻辑器件的发展以及FPGA的内部结构 | 第36-38页 |
3.1.1 可编程逻辑器件的发展简史 | 第36-37页 |
3.1.2 FPGA芯片内部结构 | 第37-38页 |
3.2 FPGA设计流程 | 第38-39页 |
3.3 数字系统的设计方法概述 | 第39-40页 |
3.4 测试平台Test Bench的编写 | 第40-41页 |
3.4.1 编写的Test Bench目的 | 第40-41页 |
3.4.2 基本的Test Bench结构 | 第41页 |
3.5 FPGA的应用领域以及发展趋势 | 第41-44页 |
3.5.1 FPGA的应用领域 | 第41-42页 |
3.5.2 FPGA的发展趋势 | 第42-44页 |
4 高阶FIR低通滤波器的FPGA硬件实现 | 第44-64页 |
4.1 FIR滤波器的设计流程 | 第44页 |
4.2 滤波器指标的确定及系数的提取 | 第44-47页 |
4.2.1 滤波器指标的确定 | 第44-45页 |
4.2.2 FIR滤波器系数的提取 | 第45-47页 |
4.3 FIR数字滤波器系数的量化 | 第47-48页 |
4.3.1 浮点系数量化的原理 | 第47页 |
4.3.2 滤波器系数的量化 | 第47-48页 |
4.4 FIR低通滤波器的FPGA实现 | 第48-64页 |
4.4.1 模块化设计思想 | 第48-49页 |
4.4.2 输入数据延时处理模块 | 第49-50页 |
4.4.3 相同系数的数据预相加模块 | 第50-51页 |
4.4.4 并串转换模块 | 第51-52页 |
4.4.5 存储固定系数的LUT模块 | 第52-55页 |
4.4.6 地址译码模块 | 第55-57页 |
4.4.7 移位累加输出模块 | 第57页 |
4.4.8 时钟管理模块 | 第57-58页 |
4.4.9 顶层模块的设计与综合 | 第58-64页 |
5 FIR低通滤波器的结果与误差分析 | 第64-68页 |
5.1 结果分析 | 第64-66页 |
5.2 误差分析 | 第66-68页 |
6 总结 | 第68-70页 |
参考文献 | 第70-74页 |
致谢 | 第74-76页 |
作者简介及读研期间主要科研成果 | 第76页 |