一种带数字校准电路的10位SAR-ADC设计
摘要 | 第5-6页 |
Abstract | 第6页 |
目录 | 第7-9页 |
插图索引 | 第9-12页 |
第1章 绪论 | 第12-16页 |
1.1 模数转换器现状和发展趋势 | 第12-14页 |
1.1.1 模数转换器的由来 | 第12-13页 |
1.1.2 模数转换器的普及 | 第13页 |
1.1.3 模数转换器的发展趋势 | 第13-14页 |
1.2 A/D 转换器校准电路 | 第14页 |
1.3 项目的提出 | 第14-15页 |
1.4 论文结构与工作安排 | 第15-16页 |
第2章 A/D 转换器简介 | 第16-43页 |
2.1 A/D 转换器的原理 | 第16-17页 |
2.2 A/D 转换器的分类 | 第17-24页 |
2.3 A/D 转换器的特性 | 第24-27页 |
2.3.1 A/D 转换器的静态指标 | 第24-26页 |
2.3.2 A/D 转换器的动态指标 | 第26-27页 |
2.4 逐次逼近 A/D 转换器结构 | 第27-38页 |
2.4.1 采样保持电路结构 | 第27-31页 |
2.4.2 数模转换(DAC)电路结构 | 第31-36页 |
2.4.3 比较器结构 | 第36-38页 |
2.5 逐次逼近模数转换器工作原理 | 第38-39页 |
2.6 逐次逼近 ADC 中的噪声 | 第39-41页 |
2.6.1 热噪声 | 第39-40页 |
2.6.2 闪烁噪声 | 第40-41页 |
2.7 数字校准电路 | 第41-42页 |
2.8 本章小结 | 第42-43页 |
第3章 逐次逼近 ADC 结构优化 | 第43-57页 |
3.1 逐次逼近 ADC 的特点 | 第43页 |
3.2 逐次逼近 ADC 设计要求与电路设计 | 第43-55页 |
3.2.1 采样保持电路设计 | 第45-49页 |
3.2.2 DAC 设计 | 第49-52页 |
3.2.3 比较器设计 | 第52-55页 |
3.3 数字校准电路的设计 | 第55-56页 |
3.3.1 双金属电容 | 第55页 |
3.3.2 校准算法 | 第55-56页 |
3.4 本章小结 | 第56-57页 |
第4章 逐次逼近 ADC 模块电路设计 | 第57-67页 |
4.1 逐次逼近 ADC 设计框架 | 第57-58页 |
4.2 逐次逼近 ADC 模块电路及仿真 | 第58-67页 |
4.2.1 时钟产生电路 | 第58-60页 |
4.2.2 逐次逼近移位寄存器 | 第60-61页 |
4.2.3 比较器电路 | 第61-64页 |
4.2.4 DAC 以及采样保持电路 | 第64-65页 |
4.2.5 其他电路 | 第65-67页 |
第5章 数字校准模块设计及 ADC 整体仿真 | 第67-73页 |
5.1 数字校准电路模块设计 | 第67-69页 |
5.1.1 校准电压误差 | 第67-68页 |
5.1.2 校准电路模块结构 | 第68-69页 |
5.2 版图设计 | 第69-70页 |
5.3 逐次逼近 ADC 整体仿真 | 第70-73页 |
5.3.1 逐次逼近 ADC AC 仿真 | 第70页 |
5.3.2 逐次逼近 ADC 功耗 | 第70-71页 |
5.3.3 逐次逼近 ADC DC 仿真 | 第71-73页 |
结论 | 第73-75页 |
参考文献 | 第75-79页 |
附录A 作者在攻读硕士学位期间发表的论文 | 第79-80页 |
致谢 | 第80页 |