摘要 | 第4-5页 |
Abstract | 第5页 |
缩略语中英文对照表 | 第11-12页 |
第一章 绪论 | 第12-17页 |
1.1 研究背景和意义 | 第12-13页 |
1.2 国内外研究现状 | 第13-15页 |
1.3 本文的主要工作 | 第15-16页 |
1.3.1 研究目标 | 第15页 |
1.3.2 工作内容 | 第15-16页 |
1.4 本文的组织结构 | 第16-17页 |
第二章 相关技术和平台介绍 | 第17-28页 |
2.1 ARM-FPGA异构多核技术 | 第17-20页 |
2.1.1 ARM嵌入式系统 | 第17-18页 |
2.1.2 ARM-FPGA技术 | 第18-20页 |
2.2 并行计算机体系结构 | 第20-24页 |
2.2.1 并行计算机结构模型 | 第20-22页 |
2.2.2 并行计算机互联网络 | 第22-24页 |
2.2.3 并行计算机的访存模型 | 第24页 |
2.3 Zynq和PetaLinux平台介绍 | 第24-27页 |
2.3.1 Zynq硬件平台 | 第25-27页 |
2.3.2 PetaLinux | 第27页 |
2.4 本章小结 | 第27-28页 |
第三章 层叠式多CPU-FPGA微服务器总体架构的研究与设计 | 第28-37页 |
3.1 系统需求 | 第28页 |
3.2 需求分析 | 第28-30页 |
3.2.1 系统组成分析 | 第28-29页 |
3.2.2 应用类型分析 | 第29-30页 |
3.2.3 现有资源分析 | 第30页 |
3.3 系统设计方案 | 第30-35页 |
3.3.1 系统的概要设计 | 第31-32页 |
3.3.2 系统对外接口设计 | 第32-33页 |
3.3.3 系统内部互联方式设计 | 第33-34页 |
3.3.4 系统存储结构设计 | 第34-35页 |
3.4 系统总体架构与特点 | 第35-36页 |
3.5 本章小结 | 第36-37页 |
第四章 层叠式多CPU-FPGA微服务器互联方式的设计 | 第37-51页 |
4.1 板内互联方式 | 第37-40页 |
4.1.1 总线IP核与PS的通信 | 第37-39页 |
4.1.2 加速IP核与PS的通信 | 第39-40页 |
4.2 板间互联方式 | 第40-48页 |
4.2.1 信号线设计 | 第40-42页 |
4.2.2 总线操作设计 | 第42-44页 |
4.2.3 总线命令及工作过程 | 第44-48页 |
4.3 对外连接方式 | 第48-50页 |
4.4 本章小结 | 第50-51页 |
第五章 层叠式多CPU-FPGA微服务器存储结构的设计 | 第51-61页 |
5.1 存储一致性模型 | 第51-53页 |
5.2 存储结构设计 | 第53-60页 |
5.2.1 存储器组织方式设计 | 第54-57页 |
5.2.2 存储一致性协议设计 | 第57-60页 |
5.2.3 通信方式 | 第60页 |
5.3 本章小结 | 第60-61页 |
第六章 层叠式多CPU-FPGA微服务器体系架构的实现与测试 | 第61-73页 |
6.1 微服务器体系架构的实现 | 第61-66页 |
6.1.1 系统物理结构 | 第61页 |
6.1.2 硬件实现 | 第61-64页 |
6.1.3 软件实现 | 第64-66页 |
6.2 基于层叠架构微服务器的云图检索系统的实现与测试 | 第66-72页 |
6.2.1 云图检索系统结构 | 第67页 |
6.2.2 云图检索系统实现 | 第67-69页 |
6.2.3 微服务器性能测试 | 第69-72页 |
6.3 本章小结 | 第72-73页 |
第七章 总结与展望 | 第73-75页 |
7.1 总结 | 第73页 |
7.2 展望 | 第73-75页 |
参考文献 | 第75-78页 |
致谢 | 第78-79页 |
攻读硕士学位期间的科研成果 | 第79页 |