答辩决议书 | 第5-6页 |
摘要 | 第6-7页 |
ABSTRACT | 第7页 |
第一章 绪论 | 第13-17页 |
1.1 研究背景及意义 | 第13-14页 |
1.2 国内外研究现状 | 第14-15页 |
1.3 本文的研究内容和结构安排 | 第15-17页 |
第二章 DCT 介绍及基于DCT 的图像标准 | 第17-26页 |
2.1 一维DCT 发展 | 第17-21页 |
2.1.1 1-D DCT/IDCT 的数学基础及快速算法 | 第17-18页 |
2.1.2 Loeffler 算法 | 第18-21页 |
2.2 二维DCT/IDCT 的发展 | 第21-22页 |
2.3 基于DCT 的图像处理标准 | 第22-25页 |
2.3.1 DCT 在图像处理中的作用 | 第22-23页 |
2.3.2 静止图像压缩标准 | 第23-25页 |
2.3.3 运动图像压缩标准 | 第25页 |
2.4 本章小结 | 第25-26页 |
第三章 DCT 的实现结构 | 第26-31页 |
3.1 DCT/IDCT 的硬件实现结构 | 第26-28页 |
3.2 SIMD 技术的发展 | 第28-30页 |
3.2.1 SIMD 计算机 | 第28-29页 |
3.2.2 SIMD 技术在多媒体处理中的作用 | 第29-30页 |
3.3 本章小结 | 第30-31页 |
第四章 2-D DCT/IDCT 处理核设计 | 第31-44页 |
4.1 模块的设计要求 | 第31-32页 |
4.2 2-D DCT/IDCT 模块整体结构 | 第32-33页 |
4.3 时序的优化 | 第33-36页 |
4.4 串并转换 | 第36-37页 |
4.5 1D-DCT/IDCT 核 | 第37-40页 |
4.5.1 SIMD 处理结构 | 第38-39页 |
4.5.2 处理单元 | 第39-40页 |
4.6 排序网络 | 第40页 |
4.7 转置RAM | 第40-41页 |
4.8 并串转换 | 第41-42页 |
4.9 设计中的问题 | 第42-43页 |
4.9.1 组合逻辑设计中的竞争和冒险 | 第42页 |
4.9.2 存储器设计问题 | 第42-43页 |
4.10 本章小结 | 第43-44页 |
第五章 2D-DCT/IDCT 的ASIC 实现 | 第44-56页 |
5.1 ASIC 设计流程 | 第44-45页 |
5.2 RTL 级设计 | 第45-48页 |
5.3 功能仿真 | 第48-50页 |
5.3.1 DCT/IDCT 变换的逻辑功能仿真 | 第48-50页 |
5.3.2 控制逻辑的仿真 | 第50页 |
5.4 逻辑综合 | 第50-53页 |
5.5 门级仿真 | 第53-54页 |
5.6 性能比较分析 | 第54页 |
5.7 计算精度分析 | 第54-55页 |
5.8 本章小结 | 第55-56页 |
第六章 工作总结及展望 | 第56-58页 |
6.1 本文总结 | 第56-57页 |
6.2 进一步的研究 | 第57-58页 |
参考文献 | 第58-61页 |
致谢 | 第61-62页 |
攻读硕士期间发表的论文 | 第62页 |