基于以太网交换机的IEEE1588V2时钟同步协议研究与实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-16页 |
| ·课题的研究背景和意义 | 第10-11页 |
| ·国内外研究发展及现状 | 第11-12页 |
| ·IEEE1588V2 的优势及应用 | 第12-14页 |
| ·本文研究的内容和章节安排 | 第14-15页 |
| ·本文研究的内容 | 第14页 |
| ·本文章节安排 | 第14-15页 |
| ·本章小结 | 第15-16页 |
| 第2章 PTP 时钟同步模型 | 第16-25页 |
| ·PTP 时钟同步概念 | 第16-17页 |
| ·主从关系 | 第17页 |
| ·PTP 的时钟类型 | 第17-18页 |
| ·PTP 协议报文解析 | 第18-23页 |
| ·PTP 报文分类 | 第18-19页 |
| ·PTP 报文结构 | 第19-20页 |
| ·PTP 报文成员详解 | 第20-23页 |
| ·PTP 时钟同步协议原理 | 第23-24页 |
| ·PTP 时钟同步协议原理 | 第23-24页 |
| ·链路延时不对称纠正 | 第24页 |
| ·本章小结 | 第24-25页 |
| 第3章 PTP 时钟同步各功能模块实现 | 第25-43页 |
| ·PTP 同步功能模块总体分析 | 第25-26页 |
| ·PTP 时钟引擎模块实现 | 第26-31页 |
| ·时钟芯片配置 | 第26-28页 |
| ·PTP 时间引擎实现 | 第28-31页 |
| ·PHY 时间戳模块实现 | 第31-34页 |
| ·报文解析 | 第32页 |
| ·时间戳单元(TSU) | 第32-33页 |
| ·TOD 计数器 | 第33页 |
| ·PTP 管脚触发 | 第33-34页 |
| ·TSU 队列 | 第34页 |
| ·FPGA 功能模块实现 | 第34-38页 |
| ·分频和选源模块设计 | 第34-35页 |
| ·8K 时钟信号丢失检测模块实现 | 第35页 |
| ·PEF225 编解码接口模块实现 | 第35-36页 |
| ·SPI 模块实现 | 第36-38页 |
| ·基于 1PPS+TOD 通信方式实现 | 第38-40页 |
| ·基于 1PPS+TOD 方式的时间同步介绍 | 第39-40页 |
| ·1PPS+TOD 接口中 TOD 的协议规范 | 第40页 |
| ·交换机报文转发 | 第40-42页 |
| ·报文二层转发 | 第42页 |
| ·报文三层转发 | 第42页 |
| ·本章小结 | 第42-43页 |
| 第4章 最优时钟选举及频率同步实现 | 第43-48页 |
| ·BMC 算法选最优时钟 | 第43-45页 |
| ·主从时钟频率同步实现 | 第45-47页 |
| ·本章小结 | 第47-48页 |
| 第5章 基于以太网交换机的时钟同步实现 | 第48-59页 |
| ·时钟同步实现总体方案分析 | 第48-49页 |
| ·以太网交换机简介 | 第49页 |
| ·时钟同步模块功能配置 | 第49-53页 |
| ·1588 时钟引擎的时钟输入配置 | 第49-50页 |
| ·1PPS 作为时钟输入配置 | 第50页 |
| ·1PPS 输出配置 | 第50-51页 |
| ·时钟芯片 DS31408 初始化 | 第51-52页 |
| ·1588 时钟引擎初始化 | 第52-53页 |
| ·PHY 的功能配置 | 第53页 |
| ·基于交换机的时钟同步实现 | 第53-57页 |
| ·主时钟设备时钟同步实现 | 第53-56页 |
| ·主从时钟交换机的时间偏差计算 | 第56-57页 |
| ·从时钟设备时钟同步的实现 | 第57页 |
| ·本章小结 | 第57-59页 |
| 第6章 PTP 时钟同步测试及结果分析 | 第59-75页 |
| ·PTP 相关配置命令介绍 | 第59-64页 |
| ·时钟同步系统性能测试 | 第64-74页 |
| ·系统测试环境的搭建 | 第64-65页 |
| ·时钟同步系统测试及结果分析 | 第65-74页 |
| ·影响时钟精度分析 | 第74页 |
| ·本章小结 | 第74-75页 |
| 第7章 总结和展望 | 第75-77页 |
| ·论文工作总结 | 第75-76页 |
| ·工作展望 | 第76-77页 |
| 致谢 | 第77-78页 |
| 参考文献 | 第78-82页 |
| 附录 1 | 第82-83页 |
| 附录 2 | 第83-86页 |