基于BLF的UHF RFID自主标准标签芯片的设计
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 引言 | 第9-13页 |
·研究背景 | 第9-10页 |
·国内外发展现状 | 第10-11页 |
·RFID 技术在国外的发展 | 第10页 |
·RFID 技术在国内的发展 | 第10-11页 |
·论文研究工作及成果 | 第11页 |
·论文内容及组织结构 | 第11-13页 |
第二章 中国自主标准解析 | 第13-23页 |
·RFID 通信系统的组成 | 第13-14页 |
·自主标准解析 | 第14-22页 |
·R=>T 通信链路 | 第14-15页 |
·T=>R 通信链路 | 第15-19页 |
·RFID 系统通信链路时序限制 | 第19-20页 |
·自主标准支持的命令集 | 第20页 |
·自主标准的安全性 | 第20-22页 |
·小结 | 第22-23页 |
第三章 标签的数字基带设计 | 第23-47页 |
·数字基带的架构 | 第23-24页 |
·基于 BLF 的时钟架构 | 第24-26页 |
·基于 BLF 的时钟架构 | 第24-25页 |
·链接时限 T1的设计 | 第25-26页 |
·数字基带各模块的功能描述及设计方法 | 第26-40页 |
·INIT 模块 | 第26-27页 |
·DECODER 模块 | 第27-29页 |
·CMD_PARSE 模块 | 第29-31页 |
·SCU 模块 | 第31-33页 |
·OCU 模块 | 第33-35页 |
·PMU 模块 | 第35-37页 |
·RNG 模块 | 第37-38页 |
·DIV 模块 | 第38页 |
·IE 模块 | 第38-40页 |
·反向链路频率的设计 | 第40-43页 |
·BLF 的决定因素 | 第40-41页 |
·设计中确定 BLF 的算法 | 第41-43页 |
·数字基带前端的低功耗设计 | 第43页 |
·数字基带的验证 | 第43-46页 |
·数字基带的仿真 | 第43-45页 |
·基于 ISE 的 FPGA 验证 | 第45-46页 |
·小结 | 第46-47页 |
第四章 数字基带的逻辑综合及物理实现 | 第47-63页 |
·数字基带的逻辑综合 | 第47-53页 |
·逻辑综合的基本概念 | 第47-48页 |
·逻辑综合的流程 | 第48-52页 |
·设计模块划分的原则 | 第52-53页 |
·数字基带的静态时序分析 | 第53-56页 |
·布图前的静态时序分析 | 第54-55页 |
·布图后的静态时序分析 | 第55页 |
·布图前和布图后静态时序分析的区别 | 第55-56页 |
·静态时序分析的结果分析 | 第56页 |
·数字基带的功耗分析 | 第56-58页 |
·基带的物理设计 | 第58-60页 |
·芯片的测试 | 第60-62页 |
·小结 | 第62-63页 |
第五章 总结与展望 | 第63-65页 |
·总结 | 第63-64页 |
·设计展望 | 第64-65页 |
致谢 | 第65-67页 |
参考文献 | 第67-69页 |
研究成果 | 第69-70页 |