| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第1章 绪论 | 第8-13页 |
| ·课题研究背景及其目的、意义 | 第8-9页 |
| ·数字滤波器常识及其设计方法 | 第9-11页 |
| ·本论文所做的主要工作 | 第11-13页 |
| 第2章 FIR 数字滤波器及其分布式算法 | 第13-38页 |
| ·FIR 数字滤波器原理 | 第13-18页 |
| ·FIR 数字滤波器的原理 | 第13-16页 |
| ·FIR 系统结构 | 第16-18页 |
| ·FIR 数字滤波器的设计 | 第18-28页 |
| ·窗函数方法设计线性相位 FIR 滤波器 | 第18-22页 |
| ·几种窗函数的基本参数 | 第22-23页 |
| ·频率抽样法 | 第23-26页 |
| ·等波纹法 | 第26-28页 |
| ·分布式运算 | 第28-38页 |
| ·分布式运算原理 | 第28-29页 |
| ·串行分布式算法 | 第29-31页 |
| ·并行分布式算法 | 第31-32页 |
| ·改进的分布式算法 | 第32-38页 |
| 第3章 设计方法的选择 | 第38-47页 |
| ·设计数字滤波器的两种主要平台及其相互比较 | 第38-40页 |
| ·应用 DSP 芯片设计 FIR 滤波器做所的主要工作 | 第40-42页 |
| ·应用 FPGA/CPLD 开发的优点及其开发流程 | 第42-45页 |
| ·基于 EDA 技术的 FPGA/CPLD 器件的开发应用优势 | 第42-44页 |
| ·FPGA 的开发流程 | 第44-45页 |
| ·应用硬件描述语言 VHDL 进行数字系统设计 | 第45-47页 |
| 第4章 基于FPGA 的FIR 滤波器设计 | 第47-63页 |
| ·FIR 滤波器的硬件实现 | 第47-50页 |
| ·设计指标及参数提取 | 第47-49页 |
| ·硬件电路结构 | 第49页 |
| ·FIR 滤波器的组成 | 第49-50页 |
| ·构成FIR 滤波器功能模块的实现 | 第50-59页 |
| ·输入模块 | 第50-54页 |
| ·查找累加模块 | 第54-57页 |
| ·再处理模块 | 第57页 |
| ·控制单元 | 第57-58页 |
| ·顶层设计框图 | 第58-59页 |
| ·并行FIR 滤波器的硬件实现及其程序描述 | 第59-61页 |
| ·并串FIR 滤波器的硬件描述 | 第61-62页 |
| ·总结 | 第62-63页 |
| 第5章 ALTERA 的Cyclone 系列 FPGA 芯片 | 第63-78页 |
| ·Cyclone 器件概述 | 第63-68页 |
| ·FPGA 配置方式简述 | 第68-70页 |
| ·FPGA 的配置方式 | 第68-69页 |
| ·FPGA 的配置过程 | 第69-70页 |
| ·配置方式详解 | 第70-74页 |
| ·主动串行方式(AS) | 第70-72页 |
| ·被动方式 | 第72-74页 |
| ·JTAG 方式 | 第74页 |
| ·应用软件 QuartusII 介绍 | 第74-75页 |
| ·FIR 滤波器的模块仿真 | 第75-78页 |
| 第6章 总结 | 第78-79页 |
| 参考文献 | 第79-81页 |
| 致谢 | 第81页 |