高速FIR滤波器的设计实现
| 摘要 | 第1-6页 |
| Abstract | 第6-7页 |
| 致谢 | 第7-13页 |
| 第一章 绪论 | 第13-19页 |
| ·研究动机 | 第13-14页 |
| ·主要工作 | 第14-17页 |
| ·提高FIR滤波器速度的算法选择及结构优化 | 第15-17页 |
| ·FIR滤波器的精度问题 | 第17页 |
| ·论文结构 | 第17-19页 |
| 第二章 相关研究 | 第19-37页 |
| ·FIR滤波器基本结构 | 第19-27页 |
| ·直接型 | 第19-20页 |
| ·线性相位型 | 第20-24页 |
| ·多相滤波器 | 第24-27页 |
| ·FIR滤波器的硬件实现 | 第27-36页 |
| ·串行乘法器 | 第27页 |
| ·阵列乘法器 | 第27-29页 |
| ·树状结构乘法器 | 第29-36页 |
| ·小结 | 第36-37页 |
| 第三章 FIR滤波器精度的探讨 | 第37-54页 |
| ·概述 | 第37页 |
| ·两种主要误差的分析及其应对策略 | 第37-53页 |
| ·系数量化误差 | 第37-43页 |
| ·乘法器截断处理误差的补偿方法 | 第43-53页 |
| ·小结 | 第53-54页 |
| 第四章 FIR滤波器速度的探讨及其硬件设计 | 第54-80页 |
| ·概述 | 第54页 |
| ·两倍内插FIR滤波器的架构设计 | 第54-57页 |
| ·快速乘加单元的设计 | 第57-79页 |
| ·部分积 | 第57-71页 |
| ·压缩树 | 第71-73页 |
| ·最终加法器 | 第73-74页 |
| ·流水线在乘加单元中的应用 | 第74-79页 |
| ·小结 | 第79-80页 |
| 第五章 数字滤波器的验证 | 第80-91页 |
| ·验证平台 | 第80-82页 |
| ·验证结果 | 第82-91页 |
| ·功能仿真 | 第82-90页 |
| ·布局布线后仿真 | 第90-91页 |
| 第六章 总结与展望 | 第91-92页 |
| 参考文献 | 第92-95页 |
| 攻读硕士学位期间发表的论文 | 第95页 |