| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第1章 绪论 | 第9-15页 |
| ·选题背景 | 第9-10页 |
| ·国内外研究现状和发展趋势 | 第10-12页 |
| ·本文研究的目的及意义 | 第12-13页 |
| ·本文内容安排 | 第13-15页 |
| 第2章 变速率语音编码技术基础 | 第15-40页 |
| ·语音编码理论 | 第15-17页 |
| ·线性预测分析 | 第15-16页 |
| ·矢量量化 | 第16-17页 |
| ·变速率语音编码中的新技术 | 第17-19页 |
| ·话音激活检测技术 | 第18页 |
| ·速率判决技术 | 第18页 |
| ·差错隐藏技术 | 第18-19页 |
| ·舒适背景噪声生成技术 | 第19页 |
| ·EVRC声码器算法 | 第19-40页 |
| ·EVRC声码器原理 | 第19-25页 |
| ·噪声抑制 | 第25-27页 |
| ·模型参数估计 | 第27-29页 |
| ·速率判决 | 第29-31页 |
| ·LPC与LSP之间相互转化 | 第31-34页 |
| ·LSP加权分裂矢量量化 | 第34-35页 |
| ·固定代数码本搜索 | 第35-40页 |
| 第3章 EVRC声码器的硬件设计 | 第40-49页 |
| ·硬件设计框图 | 第40页 |
| ·TMS320VC5409芯片简介 | 第40-42页 |
| ·TLC320AD50编解码器模块与DSP接口设计 | 第42-43页 |
| ·扩展程序存储器与DSP的接口设计 | 第43-45页 |
| ·扩展静态数据存储器与DSP的接口设计 | 第45-47页 |
| ·DSP供电电源设计 | 第47页 |
| ·复位电路设计 | 第47-48页 |
| ·仿真接口JTAG的设计 | 第48-49页 |
| 第4章 EVRC声码器的软件设计 | 第49-67页 |
| ·总体设计 | 第49-51页 |
| ·编码器的设计 | 第51-52页 |
| ·解码器的设计 | 第52页 |
| ·高通滤波子程序及仿真 | 第52-54页 |
| ·噪声抑制子程序及仿真 | 第54-56页 |
| ·速率判决子程序 | 第56-58页 |
| ·固定码本搜索子程序 | 第58-64页 |
| ·EVRC编解码器的优化 | 第64-67页 |
| ·通过查表来提高计算速度 | 第65页 |
| ·根据某个算法的特点来减少运算量 | 第65-66页 |
| ·使用内联函数 | 第66页 |
| ·消除存储器相关性 | 第66页 |
| ·软件流水技术 | 第66-67页 |
| 第5章 系统测试和仿真 | 第67-70页 |
| ·合成语音质量测试 | 第67页 |
| ·平均编码速率测试 | 第67-68页 |
| ·仿真结果及分析 | 第68-70页 |
| 总结与展望 | 第70-71页 |
| 1. 本文的工作总结 | 第70页 |
| 2. 本文的工作展望 | 第70-71页 |
| 参考文献 | 第71-74页 |
| 附录A 攻读学位期间所发表的学术论文 | 第74-75页 |
| 附录B 部分C程序源代码 | 第75-83页 |
| 致谢 | 第83页 |