IP-DSLAM的FPGA设计与构建
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-17页 |
| ·ADSL系统简介 | 第7-8页 |
| ·ADSL DSLAM的技术演变过程 | 第8-10页 |
| ·第一代:纯ATM结构DSLAM | 第8-9页 |
| ·第二代:ATM内核和IP上行结构DSLAM | 第9页 |
| ·第三代:IP-DSLAM | 第9-10页 |
| ·IP-DSLAM的协议分析 | 第10-15页 |
| ·ATM信元格式及AAL5 | 第10-12页 |
| ·RFC1483技术 | 第12-14页 |
| ·IP网际协议 | 第14页 |
| ·PPPoE技术简介 | 第14-15页 |
| ·VLAN技术简介 | 第15页 |
| ·IP-DSLAM的协议穿透 | 第15页 |
| ·课题提出意义和主要研究内容 | 第15-17页 |
| 第二章 IP-DSLAM总体设计方案 | 第17-22页 |
| ·IP-DSLAM设备的总体框架 | 第17-19页 |
| ·设计需求分析 | 第17页 |
| ·总体设计框架 | 第17-19页 |
| ·FPGA内核的总体设计 | 第19-21页 |
| ·FPGA芯片选型 | 第19页 |
| ·内核的模块划分 | 第19页 |
| ·IP-DSLAM处理流程分析 | 第19-21页 |
| ·本章小节 | 第21-22页 |
| 第三章 设计工具和经验 | 第22-30页 |
| ·FPGA设计基础 | 第22-26页 |
| ·FPGA简介 | 第22-23页 |
| ·FPGA的设计流程 | 第23-25页 |
| ·Spartan-IIE介绍 | 第25-26页 |
| ·ISE介绍 | 第26-27页 |
| ·ISE特点 | 第26页 |
| ·ISE 5.X集成工具及其基本功能 | 第26-27页 |
| ·设计输入工具 | 第26-27页 |
| ·综合工具 | 第27页 |
| ·FPGA设计经验 | 第27-29页 |
| ·同步状态机设计 | 第27-28页 |
| ·串并转换设计 | 第28页 |
| ·流水线操作设计 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 第四章 IP-DSLAM模块设计 | 第30-54页 |
| ·ADSL上行部分 | 第30-46页 |
| ·Utopiall_Rx模块 | 第30-33页 |
| ·信元FIFO模块 | 第33-35页 |
| ·Pti_FIFO模块 | 第35-37页 |
| ·Mac_Judge模块 | 第37-40页 |
| ·FlowControl模块 | 第40-43页 |
| ·AAL5_Rx模块 | 第43-45页 |
| ·AAL5_Rx_2模块 | 第45-46页 |
| ·ADSL下行部分设计 | 第46-53页 |
| ·IP2ATM模块 | 第47-49页 |
| ·AAL5_Tx_Div模块 | 第49-51页 |
| ·Utopiall_Tx模块 | 第51-53页 |
| ·本章小结 | 第53-54页 |
| 结束语 | 第54-55页 |
| 致谢 | 第55-56页 |
| 参考文献 | 第56-57页 |