第1章 绪论 | 第1-12页 |
1.1 CDMA通信技术 | 第9-10页 |
1.2 DS-CDMA通信同步 | 第10-11页 |
1.3 本文主要工作 | 第11-12页 |
第2章 扩频码同步 | 第12-27页 |
2.1 变换域分析方法 | 第13-14页 |
2.2 串行滑动相关法 | 第14-19页 |
2.2.1 系统建模 | 第15-16页 |
2.2.2 性能分析 | 第16-19页 |
2.3 码跟踪及其性能 | 第19-26页 |
2.3.1 基带全时间超前—滞后跟踪环 | 第20-24页 |
2.3.2 全时间超前—滞后非相干跟踪回路 | 第24-25页 |
2.3.3 τ抖动超前—滞后非相干跟踪回路 | 第25-26页 |
2.4 小结 | 第26-27页 |
第3章 基于辅助序列的快速同步 | 第27-38页 |
3.1 辅助序列 | 第27-28页 |
3.2 试错法捕获 | 第28-33页 |
3.2.1 系统结构和捕获原理 | 第28-30页 |
3.2.2 性能分析和仿真结果 | 第30-33页 |
3.3 二分法捕获 | 第33-37页 |
3.3.1 捕获系统框图 | 第33-34页 |
3.3.2 二分法搜索和性能分析 | 第34-36页 |
3.3.3 仿真结果 | 第36-37页 |
3.4 小结 | 第37-38页 |
第4章 动态环境下的扩频同步 | 第38-51页 |
4.1 常规伪码捕获方法 | 第38-40页 |
4.2 FFT捕获方法 | 第40-46页 |
4.2.1 系统结构和捕获原理 | 第40-44页 |
4.2.2 扇形衰落抑制 | 第44-46页 |
4.3 FFT捕获性能分析 | 第46-47页 |
4.3.1 虚警概率 | 第46页 |
4.3.2 检测概率 | 第46-47页 |
4.3.3 平均捕获时间 | 第47页 |
4.4 仿真结果 | 第47-50页 |
4.5 小结 | 第50-51页 |
第5章 硬件平台设计与算法实现 | 第51-67页 |
5.1 总体方案设计 | 第51页 |
5.2 主要芯片及电路设计 | 第51-57页 |
5.2.1 TMS320C54xx的特征结构 | 第51-54页 |
5.2.2 Flash芯片SST39VF020特性及接口设计 | 第54-56页 |
5.2.3 CPLD芯片EPM7128 | 第56页 |
5.2.4 JTAG电路设计 | 第56-57页 |
5.3 CCS软件简介 | 第57-58页 |
5.3.1 代码生成工具 | 第57页 |
5.3.2 CCS集成开发环境 | 第57-58页 |
5.3.3 DSP/BIOS插件 | 第58页 |
5.3.4 硬件仿真和实时数据交换 | 第58页 |
5.4 算法实现 | 第58-63页 |
5.4.1 辅助序列发生 | 第58-59页 |
5.4.2 复数FFT | 第59-63页 |
5.5 DSP自举设计和系统硬件调试 | 第63-66页 |
5.5.1 DSP自举设计 | 第63-65页 |
5.5.2 系统硬件调试 | 第65-66页 |
5.6 小结 | 第66-67页 |
结论 | 第67-68页 |
参考文献 | 第68-71页 |
攻读硕士学位期间所发表的论文 | 第71-72页 |
致谢 | 第72页 |