摘要 | 第1-3页 |
ABSTRACT | 第3-4页 |
目录 | 第4-7页 |
第一章 绪论 | 第7-10页 |
1.1 课题背景及来源 | 第7页 |
1.2 国内外研究现状 | 第7-8页 |
1.3 论文研究工作 | 第8-9页 |
1.4 论文的安排 | 第9-10页 |
第二章 “龙腾S1”存储子系统分析 | 第10-14页 |
2.1 系统简介 | 第10-11页 |
2.2 “龙腾S1”的存储子系统 | 第11-14页 |
2.2.1 SDRAM和 SDRAM控制器 | 第11-12页 |
2.2.2 DMA子系统 | 第12页 |
2.2.3 刷新定时器82C54 | 第12页 |
2.2.4 电子盘 | 第12-14页 |
第三章 “龙腾 S1”存储子系统设计与实现 | 第14-41页 |
3.1 SDRAM芯片的分析 | 第14-20页 |
3.1.1 SDRAM的初始化 | 第15页 |
3.1.2 SDRAM的工作参数和要求 | 第15-17页 |
3.1.3 SDRAM的命令 | 第17-20页 |
3.2 “龙腾S1”SDRAM控制器的设计 | 第20-30页 |
3.2.1 “龙腾 S1”SDRAM控制器的工作参数设计 | 第20-23页 |
3.2.2 控制通路设计 | 第23-29页 |
3.2.2.1 SDRAM的初始化设计 | 第24-25页 |
3.2.2.2 SDRAM的刷新设计 | 第25-26页 |
3.2.2.3 SDRAM的读操作设计 | 第26-28页 |
3.2.2.4 SDRAM的写操作设计 | 第28-29页 |
3.2.2.5 控制命令的发送逻辑 | 第29页 |
3.2.3 数据通路设计 | 第29-30页 |
3.3 针对 SDRAM控制器的 DMA控制器优化设计 | 第30-37页 |
3.3.1 DMA控制器简介 | 第30-31页 |
3.3.2 “龙腾S1”DMA控制器的时序优化 | 第31-33页 |
3.3.3 “龙腾S1”DMA控制器的外部结构的优化 | 第33页 |
3.3.4 优化的 DMA数据传送周期时序 | 第33-36页 |
3.3.5 改进前后的 DMA控制器性能比较与分析 | 第36-37页 |
3.3.5.1 改进前后I/O设备和存储器数据传输的比较 | 第36页 |
3.3.5.2 改进前后存储器到存储器数据传输率的比较 | 第36-37页 |
3.4 刷新定时器82C54的设计 | 第37-41页 |
3.4.1 定时器82C54设计 | 第37-38页 |
3.4.2 82C54的计数单元 | 第38-39页 |
3.4.3 SDRAM的刷新定时 | 第39-41页 |
第四章 系统的仿真、综合与验证 | 第41-57页 |
4.1 存储子系统的仿真 | 第41-47页 |
4.1.1 存储子系统的模块级仿真 | 第41-42页 |
4.1.2 存储子系统的系统级仿真 | 第42-46页 |
4.1.2.1 SDRAM控制器的系统级仿真 | 第43-44页 |
4.1.2.2 DMA控制器的系统级仿真 | 第44-45页 |
4.1.2.3 定时/计数的系统级仿真 | 第45-46页 |
4.1.3 存储子系统的后仿真 | 第46页 |
4.1.4 仿真小结 | 第46-47页 |
4.2 SDRAM控制器 FPGA转换接口的设计 | 第47-51页 |
4.2.1 读命令的转换 | 第48-49页 |
4.2.2 写命令的转换 | 第49-50页 |
4.2.3 碎发终止命令的转换 | 第50页 |
4.2.4 刷新命令的转换 | 第50-51页 |
4.3 存储子系统的 FPGA验证 | 第51-53页 |
4.3.1 SDRAM控制器的单板 FPGA测试 | 第51-52页 |
4.3.1 存储子系统的系统级 FPGA测试 | 第52-53页 |
4.4 “龙腾S1”的综合 | 第53-57页 |
4.4.1 综合的过程及结果 | 第53-56页 |
4.4.2 “龙腾S1”的整体版图 | 第56-57页 |
第五章 电子盘的研究与分析 | 第57-72页 |
5.1 电子盘驱动程序分析与设计 | 第57-64页 |
5.1.1 电子盘工作原理 | 第57-59页 |
5.1.1.1 系统接口 | 第57-58页 |
5.1.1.2 电子盘的控制单元 | 第58-59页 |
5.1.2 电子盘驱动程序设计 | 第59-64页 |
5.1.2.1 电子盘的启动和初始化 | 第59-60页 |
5.1.2.2 对INT 13H和INT 12H的扩展 | 第60-61页 |
5.1.2.3 电子盘存储管理程序 | 第61-63页 |
5.1.2.4 电子盘底层驱动 | 第63-64页 |
5.2 电子盘的负载平衡策略 | 第64-68页 |
5.2.1 电子盘的物理特性 | 第64-65页 |
5.2.2 电子盘的动态负载平衡 | 第65-68页 |
5.2.2.1 FLASH电子盘的数据存储结构 | 第65-66页 |
5.2.2.2 负载平衡的写策略 | 第66-68页 |
5.2.3 电子盘的静态负载平衡 | 第68页 |
5.3 电子盘的数据清理策略 | 第68-72页 |
5.3.1 几种数据清理策略的比较 | 第69页 |
5.3.2 基于数据清理代价的数据清理策略 | 第69-70页 |
5.3.3 用归纳数据的方法来提高数据清理性能 | 第70-72页 |
第六章 结束语 | 第72-73页 |
硕士期间发表的论文和参加的工作 | 第73-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-78页 |