第一章 绪论 | 第1-13页 |
·引言 | 第7-8页 |
·MPC8260 介绍 | 第8-11页 |
·MPC8260 特点 | 第8-9页 |
·MPC8260 外部信号 | 第9-10页 |
·MPC8260 的内部体系结构 | 第10-11页 |
·硬件系统结构 | 第11-12页 |
·本课题的任务 | 第12-13页 |
第二章 MPC8260 的外部总线扩展 | 第13-33页 |
·60x总线的两种总线模式 | 第13-16页 |
·单MPC8260 总线模式 | 第13-14页 |
·MPC8260 60x兼容总线模式 | 第14-16页 |
·MPC8260 的存储器控制机制 | 第16-19页 |
·几个重要概念 | 第16-17页 |
·存储器控制机制 | 第17-19页 |
·系统地址分配 | 第19-20页 |
·存储器扩展 | 第20-29页 |
·Flash ROM扩展 | 第20-22页 |
·SDRAM的行列地址复用方法 | 第22-25页 |
·60x总线SDRAM扩展 | 第25-28页 |
·局部总线SDRAM扩展 | 第28-29页 |
·BCSR扩展 | 第29页 |
·二级高速缓存设计 | 第29-32页 |
·本章小结 | 第32-33页 |
第三章 BCSR设计 | 第33-48页 |
·BCSR的功能 | 第33-34页 |
·BCSR的引脚设置 | 第34-36页 |
·BCSR寄存器 | 第36-39页 |
·BCSR0 功能说明 | 第36-38页 |
·BCSR1 功能说明 | 第38页 |
·BCSR2-BCSR5 功能说明 | 第38页 |
·BCSR6 功能说明 | 第38-39页 |
·BCSR7 功能说明 | 第39页 |
·快速下载(fast download)设计 | 第39-42页 |
·复位配置字 | 第42-43页 |
·BCSR的编程实现 | 第43-47页 |
·器件的选择 | 第43-44页 |
·BCSR寄存器设计 | 第44-45页 |
·复位配置字设计 | 第45-46页 |
·快速下载设计 | 第46-47页 |
·本章小结 | 第47-48页 |
第四章 系统板级仿真 | 第48-57页 |
·高速电路设计的板级信号完整性 | 第48-49页 |
·Cadence PSD板级仿真工具SigNoise | 第49-50页 |
·IBIS模型(输入输出缓冲器信息描述模型) | 第50-51页 |
·信号仿真及修改结果 | 第51-54页 |
·传输线阻抗匹配分析 | 第51-53页 |
·信号线间干扰分析 | 第53-54页 |
·时钟同步分析 | 第54-56页 |
·时间裕度 | 第54-55页 |
·时钟偏移 | 第55-56页 |
·本章小结 | 第56-57页 |
第五章 VxWorks和BSP | 第57-64页 |
·VxWorks嵌入式操作系统介绍 | 第57-58页 |
·VxWorks操作系统组成 | 第58-60页 |
·VxWorks用于MPC8260:系统环境及编程调试方法 | 第60-63页 |
·Tornado | 第60页 |
·板级支持包BSP | 第60-62页 |
·主机与目标机的连接 | 第62-63页 |
·本章小结 | 第63-64页 |
第六章 系统硬件调试 | 第64-68页 |
·BDI2000 介绍 | 第64-65页 |
·使用BDI2000 进行调试 | 第65-66页 |
·调试中的问题及解决 | 第66-67页 |
·本章小结 | 第67-68页 |
结束语 | 第68-69页 |
参考文献 | 第69-72页 |
缩略语 | 第72-73页 |
致谢 | 第73页 |