AOS空间实验室卫星通信仿真系统的设计与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-15页 |
·空间站概述 | 第7-8页 |
·AOS体制及其业务分析 | 第8-13页 |
·本课题的研究意义 | 第13-14页 |
·本文的研究内容和组织结构 | 第14页 |
·本章小结 | 第14-15页 |
第二章 FPGA/CPLD简介 | 第15-24页 |
·FPGA/CPLD技术简介 | 第15-18页 |
·概述 | 第15-16页 |
·用FPGA/CPLD进行开发的优点 | 第16-17页 |
·用FPGA/CPLD开发流程 | 第17-18页 |
·FLEX10K器件的简介 | 第18-23页 |
·FLEX10K的结构特性 | 第18-20页 |
·配置方式 | 第20-23页 |
·本章小结 | 第23-24页 |
第三章 系统设计与实现 | 第24-43页 |
·系统组成 | 第24-26页 |
·系统功能描述 | 第24页 |
·系统结构 | 第24-26页 |
·信号源特性 | 第26页 |
·系统的总体设计思想 | 第26-28页 |
·链路控制器与合路器的设计思想 | 第26-27页 |
·分路器设计思想 | 第27-28页 |
·系统的各部分详细设计 | 第28-40页 |
·链路控制器的设计 | 第28-30页 |
·合路器的设计 | 第30-37页 |
·分路器的设计 | 第37-40页 |
·综合仿真 | 第40页 |
·本章小结 | 第40-43页 |
第四章 高速RS编译码的实现 | 第43-71页 |
·RS码的介绍 | 第43-56页 |
·概述 | 第43页 |
·RS码的编码方法 | 第43-44页 |
·RS码的时域译码算法 | 第44-54页 |
·RS码的性能 | 第54-56页 |
·RS码编译器的实现 | 第56-69页 |
·底层模块的制作 | 第56页 |
·RS码的编码电路模块 | 第56-57页 |
·流水线型的RS码译码原理及其相应的译码结构 | 第57-69页 |
·译码器性能评估 | 第69页 |
·本章小结 | 第69-71页 |
第五章 结束语 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-74页 |