摘要 | 第1-5页 |
Abstract | 第5-10页 |
第1章 引言 | 第10-14页 |
·论文的研究背景 | 第10-12页 |
·论文的主要贡献 | 第12-13页 |
·论文各部分的主要内容 | 第13-14页 |
第2章 基于ΔΣ分数锁相环的时钟产生和频率综合 | 第14-31页 |
·整数锁相环 | 第14-19页 |
·ΔΣ调制器基本原理 | 第19-22页 |
·量化器与量化噪声 | 第19-20页 |
·ΔΣ调制与噪声整形 | 第20-22页 |
·ΔΣ分数锁相环 | 第22-30页 |
·基本概念和应用介绍 | 第22-25页 |
·噪声模型与量化噪声问题 | 第25-27页 |
·现有的量化噪声抑制技术 | 第27-30页 |
·本章小结 | 第30-31页 |
第3章 ΔΣ时钟产生和频率综合电路的设计考虑 | 第31-41页 |
·频谱纯度问题 | 第31-35页 |
·概述 | 第31-32页 |
·带外相位噪声 | 第32-33页 |
·带内相位噪声 | 第33-35页 |
·杂散 | 第35页 |
·电路单元设计考虑 | 第35-40页 |
·振荡器 | 第35-37页 |
·电荷泵 | 第37-39页 |
·分频器 | 第39页 |
·鉴频鉴相器 | 第39-40页 |
·本章小结 | 第40-41页 |
第4章 混合型FIR 噪声滤除技术 | 第41-51页 |
·电路结构与原理 | 第41-45页 |
·失配的影响 | 第45-46页 |
·并行支路间的准同步 | 第46-48页 |
·电荷泵非线性的改善 | 第48-49页 |
·额外的开销 | 第49-50页 |
·本章小结 | 第50-51页 |
第5章 ΔΣ调制器的参数选择 | 第51-60页 |
·输入位宽 | 第51-52页 |
·阶数 | 第52-54页 |
·单环与MASH 调制器的对比 | 第54-59页 |
·单环调制器结构 | 第54-56页 |
·噪声传递函数与输出电平数 | 第56-57页 |
·空闲音 | 第57-58页 |
·非线性下的性能比较 | 第58-59页 |
·采用混合型FIR 噪声滤除技术后的性能比较 | 第59页 |
·本章小结 | 第59-60页 |
第6章 1GHz 时钟产生器的设计实现 | 第60-73页 |
·系统设计 | 第60-62页 |
·电路单元设计 | 第62-67页 |
·环形振荡器 | 第62-63页 |
·多模分频器 | 第63-64页 |
·差分电荷泵 | 第64页 |
·串并转换接口 | 第64-66页 |
·片上环路滤波器 | 第66-67页 |
·测试结果 | 第67-72页 |
·本章小结 | 第72-73页 |
第7章 WCDMA/HSDPA 频率综合器的设计实现 | 第73-90页 |
·指标分析 | 第73-74页 |
·系统设计 | 第74-75页 |
·电路单元设计 | 第75-83页 |
·LC 振荡器 | 第75-76页 |
·基于移相的分频器 | 第76-81页 |
·单端电荷泵 | 第81-82页 |
·片外环路滤波器 | 第82-83页 |
·ΔΣ调制器 | 第83页 |
·测试结果 | 第83-89页 |
·本章小结 | 第89-90页 |
第8章 类分数分频ΔΣ延时锁定环概念及设计实现 | 第90-107页 |
·类分数分频概念的提出 | 第90-96页 |
·现有的延时锁定环结构 | 第90-93页 |
·类分数分频ΔΣ延时锁定环 | 第93-96页 |
·系统设计 | 第96-97页 |
·电路单元设计 | 第97-102页 |
·自参考多相时钟产生器 | 第97-99页 |
·分频器 | 第99-100页 |
·压控延时线 | 第100-101页 |
·线性度检测电路 | 第101-102页 |
·其他电路单元 | 第102页 |
·测试结果 | 第102-106页 |
·本章小结 | 第106-107页 |
第9章 结论 | 第107-109页 |
·论文工作总结 | 第107-108页 |
·进一步研究展望 | 第108-109页 |
参考文献 | 第109-115页 |
致谢 | 第115-116页 |
个人简历、在学期间发表的学术论文与研究成果 | 第116页 |