单相绝热电路
摘要 | 第1-3页 |
Abstract | 第3-7页 |
引言 | 第7-8页 |
1 绪论 | 第8-11页 |
·课题研究的背景和意义 | 第8-9页 |
·低功耗设计研究现状 | 第9-10页 |
·论文的研究内容 | 第10-11页 |
2 绝热电路介绍 | 第11-28页 |
·绝热电路概述 | 第11页 |
·传统CMOS 功耗 | 第11-14页 |
·绝热计算原理 | 第14-15页 |
·绝热电路类型 | 第15-26页 |
·ECRL 逻辑 | 第15-17页 |
·PAL-2N 逻辑 | 第17-18页 |
·二相CPAL 逻辑 | 第18-21页 |
·CAL 逻辑 | 第21-26页 |
·绝热电路类型能耗比较 | 第26页 |
·单相功率时钟产生器 | 第26-27页 |
·本章小节 | 第27-28页 |
3 单相绝热组合电路 | 第28-37页 |
·单相绝热组合电路的功控方案 | 第28-31页 |
·使用功控技术的单相绝热组合电路设计 | 第31-36页 |
·传统静态八位全加器 | 第31-34页 |
·单相绝热八位全加器 | 第34-36页 |
·本章小节 | 第36-37页 |
4 单相绝热存储器 | 第37-49页 |
·传统内容可寻址存储器 | 第37-39页 |
·基于改进CAL 的内容可寻址存储器 | 第39-45页 |
·地址译码器 | 第41-42页 |
·字线驱动器 | 第42-43页 |
·位线驱动器 | 第43页 |
·匹配驱动器 | 第43-44页 |
·CAM 存储单元 | 第44-45页 |
·基于功控技术的单相内容可寻址存储器 | 第45-47页 |
·能耗比较 | 第47-48页 |
·本章小节 | 第48-49页 |
5 单相绝热时序电路 | 第49-57页 |
·单相功控绝热触发器 | 第49-53页 |
·单相功控十进制计数器 | 第53-56页 |
·小结 | 第56-57页 |
6 单相绝热时序电路的多阈值功控方案 | 第57-66页 |
·传统多阈值功控电路 | 第57-58页 |
·单相多阈值功控时序电路 | 第58-65页 |
·二相CPAL 逻辑T 触发器 | 第58-59页 |
·二相CPAL 十进制计数器 | 第59-60页 |
·单相多阈值功控技术 | 第60-61页 |
·单相多阈值功控计数器 | 第61-62页 |
·仿真结果 | 第62-65页 |
·本章小节 | 第65-66页 |
7 版图设计 | 第66-80页 |
·版图设计简介 | 第66-67页 |
·单相绝热加法器版图设计 | 第67-73页 |
·门电路版图设计 | 第67-71页 |
·八位全加器版图设计 | 第71-73页 |
·内容可寻址存储器版图设计 | 第73-79页 |
·CAM 存储单元版图设计 | 第73-74页 |
·绝热CAM 版图设计 | 第74-76页 |
·传统静态16×16 CAM 版图设计 | 第76-79页 |
·本章小节 | 第79-80页 |
8 小结 | 第80-81页 |
参考文献 | 第81-85页 |
在学研究成果 | 第85-86页 |
致谢 | 第86页 |