流水线模数转换器的研究与设计
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 插图索引 | 第10-12页 |
| 附表索引 | 第12-13页 |
| 第1章 绪论 | 第13-22页 |
| ·引言 | 第13-16页 |
| ·国内外研究状况和进展 | 第16-20页 |
| ·本文研究的目的和意义 | 第20-21页 |
| ·本论文的结构安排 | 第21-22页 |
| 第2章 模数转换器的概述 | 第22-36页 |
| ·ADC的性能指标 | 第22-28页 |
| ·ADC的静态性能参数 | 第22-27页 |
| ·性能影响分析 | 第27-28页 |
| ·模数转换器基本结构 | 第28-35页 |
| ·各种类型ADC性能比较 | 第35页 |
| ·小结 | 第35-36页 |
| 第3章 采样保持电路的研究与设计 | 第36-49页 |
| ·采样保持电路基本原理 | 第36-39页 |
| 3 1.1 S/H电路的性能指标 | 第36-39页 |
| ·新型DSH的设计 | 第39-47页 |
| ·采样电容的选取 | 第40页 |
| ·采样开关电路的设计 | 第40-42页 |
| ·采样保持电路的设计 | 第42-47页 |
| ·小结 | 第47-49页 |
| 第4章 级间电路的设计 | 第49-60页 |
| ·Sub-ADC电路的设计 | 第49-54页 |
| ·电压比较器的设计 | 第50-52页 |
| ·编码电路的设计 | 第52-53页 |
| ·最后一级子转换电路 | 第53-54页 |
| ·MDAC电路的设计 | 第54-56页 |
| ·参考电压控制电路 | 第56页 |
| ·数字校正电路的设计 | 第56-59页 |
| ·小结 | 第59-60页 |
| 第5章 电路的整合与仿真 | 第60-69页 |
| ·Sub-ADC模块 | 第60-65页 |
| ·参考电压的设计 | 第61页 |
| ·1.5bit Sub-ADC电路的设计 | 第61-62页 |
| ·1.5bit Sub-DAC电路的设计 | 第62-63页 |
| ·2bit Sub-ADC仿真 | 第63-65页 |
| ·数字校正电路的仿真 | 第65-66页 |
| ·第一级电路仿真 | 第66页 |
| ·整体电路性能仿真 | 第66-68页 |
| ·小结 | 第68-69页 |
| 结论 | 第69-71页 |
| 参考文献 | 第71-75页 |
| 致谢 | 第75-76页 |
| 附录A (攻读硕士学位期间所发表的学术论文目录) | 第76页 |