致谢 | 第7-8页 |
摘要 | 第8-9页 |
abstract | 第9-10页 |
第一章 绪论 | 第18-24页 |
1.1 研究的背景与研究意义 | 第18-19页 |
1.2 研究现状以及趋势 | 第19-22页 |
1.3 课题来源及论文研究的主要内容 | 第22-23页 |
1.4 论文组织结构安排 | 第23-24页 |
第二章 采集系统硬件设计与实现 | 第24-51页 |
2.1 采集系统设计需求 | 第24页 |
2.2 系统硬件设计方案 | 第24-26页 |
2.2.1 USB3.0传输方案的讨论 | 第24-25页 |
2.2.2 系统模块组成 | 第25-26页 |
2.2.3 系统整体框架 | 第26页 |
2.3 FPGA逻辑电路设计 | 第26-32页 |
2.3.1 FPGA技术概述 | 第26-27页 |
2.3.2 外设与IOBANK分组 | 第27-28页 |
2.3.3 FPGA供电电路设计 | 第28-30页 |
2.3.4 FPGA时钟电路设计 | 第30页 |
2.3.5 FPGA配置电路设计 | 第30-32页 |
2.4 CMOS图像传感器电路设计 | 第32-34页 |
2.4.1 CMOSOV5640图像传感器 | 第32-33页 |
2.4.2 OV5640与FPGA硬件电路连接 | 第33-34页 |
2.5 DDR2SDRAM硬件电路设计 | 第34-40页 |
2.5.1 DDR2芯片介绍 | 第34-36页 |
2.5.2 DDR2与FPGA连接 | 第36-38页 |
2.5.3 DDR2供电设计 | 第38-40页 |
2.6 USB3.0电路设计 | 第40-48页 |
2.6.1 USB3.0技术概述 | 第40-41页 |
2.6.2 CYUSB3014简介 | 第41-42页 |
2.6.3 USB3.0供电设计 | 第42-44页 |
2.6.4 时钟与复位电路设计 | 第44-45页 |
2.6.5 USB3.0配置电路设计 | 第45-47页 |
2.6.6 CYUSB3014芯片接口电路 | 第47-48页 |
2.7 采集系统PCB设计 | 第48-50页 |
2.7.1 PCB分层设计 | 第48-49页 |
2.7.2 PCB布局设计 | 第49页 |
2.7.3 PCB布线设计 | 第49-50页 |
2.8 本章小结 | 第50-51页 |
第三章 采集系统软件设计 | 第51-77页 |
3.1 CMOS图像传感器程序设计 | 第51-58页 |
3.1.1 基于FPGA的SOPC技术 | 第51-53页 |
3.1.2 Qsys系统开发流程 | 第53-54页 |
3.1.3 图像传感器软件设计 | 第54-58页 |
3.2 数据重组模块程序设计 | 第58-59页 |
3.3 DDR2控制器程序设计 | 第59-65页 |
3.3.1 CycloneIVE系列FPGA双数据速率实现方式 | 第59-60页 |
3.3.2 DDR2SDRAM典型传输时序 | 第60-61页 |
3.3.3 DDR2IP核生成及仿真 | 第61-63页 |
3.3.4 DDR2读写数据逻辑控制 | 第63-65页 |
3.4 USB3.0程序设计 | 第65-74页 |
3.4.1 USB3.0的控制逻辑程序设计 | 第65-71页 |
3.4.2 USB3.0芯片固件程序设计 | 第71-74页 |
3.5 上位机应用软件设计 | 第74-75页 |
3.6 本章小结 | 第75-77页 |
第四章 图像预处理及系统联调测试 | 第77-90页 |
4.1 基于FPGA的图像预处理算法概述 | 第77-78页 |
4.2 均值滤波算法的FPGA实现 | 第78-82页 |
4.2.1 均值滤波算法简介 | 第78页 |
4.2.2 均值滤波算法实现 | 第78-82页 |
4.3 边缘检测算法的FPGA实现 | 第82-85页 |
4.3.1 边缘检测算法简介 | 第82-84页 |
4.3.2 边缘检测算法实现 | 第84-85页 |
4.4 图像采集系统联调测试 | 第85-89页 |
4.4.1 采集系统硬件测试 | 第85页 |
4.4.2 数据传输带宽测试 | 第85-87页 |
4.4.3 上位机软件测试 | 第87-88页 |
4.4.4 系统联调测试 | 第88-89页 |
4.5 本章小结 | 第89-90页 |
第五章 总结与展望 | 第90-92页 |
5.1 采集系统设计总结 | 第90-91页 |
5.2 展望 | 第91-92页 |
参考文献 | 第92-95页 |
攻读硕士学位期间的学术活动及成果情况 | 第95-96页 |