首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信息论论文--信道编码理论论文

基于DVB-S2标准的BCH编译码器的研究与实现

摘要第4-5页
ABSTRACT第5页
第1章 绪论第8-16页
    1.1 课题的背景及研究的目的和意义第8-12页
    1.2 国内外研究现状第12-13页
        1.2.1 国外研究现状第12页
        1.2.2 国内研究现状第12-13页
    1.3 论文研究内容第13-15页
    1.4 论文结构第15-16页
第2章 BCH码理论基础第16-27页
    2.1 纠错码基本理论第16-18页
        2.1.1 信道编码理论第16-17页
        2.1.2 伽罗华域理论第17-18页
    2.2 BCH编码原理和算法第18-21页
        2.2.1 BCH码定义第18-19页
        2.2.2 编码原理分析第19页
        2.2.3 编码算法研究与比较第19-21页
    2.3 BCH译码原理与算法第21-26页
        2.3.1 校正子计算第21-22页
        2.3.2 求错误位置多项式第22-26页
        2.3.3 求解错误位置多项式的根并纠错第26页
    2.4 本章小结第26-27页
第3章 BCH编译码算法研究与软件实现第27-39页
    3.1 BCH编码器软件实现第27-31页
        3.1.1 DVB-S2中BCH码生成多项式计算第27-29页
        3.1.2 按模求余算法实现第29-31页
    3.2 BCH译码器软件实现第31-38页
        3.2.1 有限域构造及域上元素的运算第31-33页
        3.2.2 求BCH码校正子C语言实现第33-34页
        3.2.3 BM迭代算法求s(x)的C语言实现第34-37页
        3.2.4 求σ(x)根并纠错的C语言实现第37-38页
    3.3 本章小结第38-39页
第4章 BCH编码器的硬件设计与仿真第39-45页
    4.1 DVB-S2中BCH生成多项式g(X)第39-41页
    4.2 BCH编码电路设计第41-42页
    4.3 可配置BCH编码电路实现第42-43页
    4.4 仿真与综合第43-44页
        4.4.1 仿真第43-44页
        4.4.2 综合第44页
    4.5 本章小结第44-45页
第5章 BCH译码器的硬件设计与仿真第45-59页
    5.1 有限域乘法器设计第45-48页
    5.2 BCH译码电路设计第48-56页
        5.2.1 BCH校正子计算第48-53页
        5.2.2 错误位置多项式生成第53-54页
        5.2.3 缩短码钱搜索第54-56页
    5.3 译码器的动态可配置第56-57页
    5.4 仿真与综合第57-58页
    5.5 本章小结第58-59页
第6章 编译码器的FPGA测试第59-62页
    6.1 测试系统搭建第59-60页
    6.2 测试结果第60-61页
    6.3 本章小结第61-62页
结论第62-63页
参考文献第63-68页
致谢第68页

论文共68页,点击 下载论文
上一篇:高频地波雷达相干干扰抑制算法研究
下一篇:空间等离子体环境模拟装置的安全联锁系统研究