基于AMBA总线的SoC架构优化研究与设计
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
缩略词 | 第10-11页 |
第一章 绪论 | 第11-17页 |
1.1 课题的研究背景和意义 | 第11-12页 |
1.2 系统级分析 | 第12-13页 |
1.3 课题的国内外研究概况 | 第13-15页 |
1.3.1 仲裁器算法的研究 | 第13页 |
1.3.2 片上总线性能评估及优化 | 第13-15页 |
1.4 本文的章节安排及创新点 | 第15-17页 |
1.4.1 本文主要工作内容 | 第15页 |
1.4.2 本文的章节安排 | 第15-16页 |
1.4.3 本文的主要创新点 | 第16-17页 |
第二章 多核处理器与总线系统架构分析 | 第17-31页 |
2.1 处理器的发展形势 | 第17-22页 |
2.1.1 一主多从系统结构 | 第18-20页 |
2.1.2 多主多从系统结构 | 第20-22页 |
2.2 主流片上总线的结构标准 | 第22页 |
2.3 AMBA总线结构 | 第22-23页 |
2.4 AHB总线协议概述 | 第23-29页 |
2.4.1 AHB总线接.信号 | 第24-26页 |
2.4.2 基于AHB总线的基本传输方式 | 第26-27页 |
2.4.3 基于AHB总线的成组传输方式 | 第27-29页 |
2.5 转接桥原理概述 | 第29-30页 |
2.6 本章小节 | 第30-31页 |
第三章 系统模型的分析与设计 | 第31-45页 |
3.1 系统仿真模型的构造 | 第31-34页 |
3.1.1 主设备仿真模型的提取 | 第31-33页 |
3.1.2 从设备仿真模型的提取 | 第33-34页 |
3.2 主处理器访问从设备的实现过程 | 第34-38页 |
3.3 模型数据动态采样 | 第38-41页 |
3.3.1 延迟监测模块 | 第38-39页 |
3.3.2 监测模块工作原理 | 第39-40页 |
3.3.3 模型参数获取 | 第40-41页 |
3.4 系统分析模型的构建 | 第41-44页 |
3.4.1 主从设备的分析模型构建 | 第41-42页 |
3.4.2 总线的分析模型构建 | 第42-44页 |
3.5 本章小节 | 第44-45页 |
第四章 基于最优子集分配办法的系统模型优化 | 第45-56页 |
4.1 算法优化原理及意义 | 第45-47页 |
4.2 提取通信数据图与矩阵 | 第47-49页 |
4.2.1 系统ICSG的提取 | 第47-48页 |
4.2.2 系统的通信量矩阵 | 第48-49页 |
4.3 算法优化办法 | 第49-53页 |
4.3.1 算法所适用的特殊情况 | 第49-51页 |
4.3.2 算法所适用的一般情况 | 第51-53页 |
4.4 算法实践流程 | 第53-54页 |
4.5 实验结果与分析 | 第54-55页 |
4.6 本章小节 | 第55-56页 |
第五章 基于系统延迟优化模型的平台开发与实现 | 第56-67页 |
5.1 实验平台搭建 | 第56-58页 |
5.1.1 实验工具介绍 | 第56-57页 |
5.1.2 实验波形分析 | 第57-58页 |
5.2 系统架构的搭建 | 第58-61页 |
5.3 系统架构优化 | 第61-65页 |
5.4 实验结果对比与分析 | 第65-66页 |
5.5 本章小节 | 第66-67页 |
第六章总结和展望 | 第67-69页 |
6.1 本文的主要工作 | 第67-68页 |
6.2 进一步的研究工作及展望 | 第68-69页 |
参考文献 | 第69-74页 |
致谢 | 第74-75页 |
在学期间的研究成果及发表的学术论文 | 第75页 |