摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-15页 |
1.1 课题来源及研究的背景和意义 | 第9-10页 |
1.2 图像压缩技术发展 | 第10-12页 |
1.3 JPEG XR 的研究现状及分析 | 第12-14页 |
1.3.1 JPEG XR 国内研究现状 | 第12-13页 |
1.3.2 JPEG XR 硬件实现的国内外研究现状 | 第13-14页 |
1.4 论文的主要工作 | 第14-15页 |
第2章 遥感图像 JPEG XR 压缩算法的理论研究 | 第15-29页 |
2.1 遥感图像 JPEG XR 压缩原理框图 | 第15页 |
2.2 JPEG XR 压缩算法 | 第15-25页 |
2.2.1 重叠双正交变换 | 第15-20页 |
2.2.2 量化 | 第20页 |
2.2.3 预测编码 | 第20-22页 |
2.2.4 自适应扫描 | 第22-24页 |
2.2.5 自适应熵编码 | 第24-25页 |
2.3 JPEG XR 性能对比分析 | 第25-28页 |
2.3.1 JPEG 标准研究 | 第26页 |
2.3.2 JPEG2000 标准研究 | 第26页 |
2.3.3 JPEG XR 标准研究 | 第26-27页 |
2.3.4 仿真实验分析 | 第27-28页 |
2.4 本章小结 | 第28-29页 |
第3章 JPEG XR 压缩算法的 FPGA 软件实现 | 第29-44页 |
3.1 FPGA 简介 | 第29-33页 |
3.1.1 FPGA 设计流程 | 第29-32页 |
3.1.2 FPGA 开发工具 | 第32-33页 |
3.2 JPEG XR 算法典型部分 VHDL 实现 | 第33-43页 |
3.2.0 图像前置滤波的实现 | 第34-37页 |
3.2.1 图像核心变换的实现 | 第37-40页 |
3.2.2 量化模块的实现 | 第40-41页 |
3.2.3 预测编码的实现 | 第41-43页 |
3.3 本章小结 | 第43-44页 |
第4章 JPEG XR 编码器典型部分实现方案设计 | 第44-62页 |
4.1 JPEG XR编码器典型部分设计 | 第44-47页 |
4.1.1 典型部分流水线设计 | 第44-45页 |
4.1.2 流水线接口设计与仿真 | 第45-47页 |
4.2 JPEG XR 编码器典型部分仿真测试 | 第47-53页 |
4.2.1 第一级流水线 Modelsim 仿真测试 | 第48-50页 |
4.2.2 第二级流水线 Modelsim 仿真测试 | 第50-51页 |
4.2.3 第三级流水线 Modelsim 仿真测试 | 第51页 |
4.2.4 顶层设计的 Modelsim 仿真测试 | 第51-52页 |
4.2.5 FPGA 资源利用与编码性能 | 第52-53页 |
4.3 压缩系统硬件实现与验证 | 第53-58页 |
4.3.1 基于 EP2S130F1020I4 的 FPGA 硬件平台 | 第53-54页 |
4.3.2 最小验证系统的设计 | 第54-58页 |
4.4 实验结果与分析 | 第58-62页 |
4.4.1 实验环境 | 第58页 |
4.4.2 JPEG XR 典型部分编码器实验结果 | 第58-59页 |
4.4.3 实验数据及压缩结果 | 第59-62页 |
结论 | 第62-63页 |
参考文献 | 第63-66页 |
攻读硕士学位期间发表的论文及其它成果 | 第66-68页 |
致谢 | 第68页 |