数字荧光显示技术的研究及实现
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 示波器的发展史及现状 | 第10-11页 |
1.2 各类示波器的结构及特点 | 第11-14页 |
1.2.1 模拟示波器 | 第11-12页 |
1.2.2 数字存储示波器 | 第12-13页 |
1.2.3 数字荧光示波器 | 第13-14页 |
1.3 SOPC技术及其特点 | 第14页 |
1.4 论文的研究内容 | 第14-16页 |
第二章 三维波形的构建原理及测试系统方案 | 第16-22页 |
2.1 三维波形的实现原理 | 第16-17页 |
2.2 三维波形的逻辑实现思路 | 第17页 |
2.3 测试系统整体结构设计 | 第17-22页 |
2.3.1 Cyclone V系列FPGA简介 | 第18-19页 |
2.3.2 基于SoC FPGA的测试系统设计 | 第19-22页 |
第三章 三维波形成像算法逻辑设计 | 第22-34页 |
3.1 数据的缓存和触发设计 | 第22-25页 |
3.1.1 触发波形的产生 | 第22-24页 |
3.1.2 波形在FPGA中的缓存 | 第24-25页 |
3.2 三维波形的显影处理 | 第25-27页 |
3.3 三维波形的消影及成像处理 | 第27-29页 |
3.3.1 波形的消影处理 | 第27页 |
3.3.2 三维波形的显色 | 第27-29页 |
3.4 时基及增益控制 | 第29-34页 |
3.4.1 水平时基控制 | 第29-30页 |
3.4.2 信号增益控制 | 第30-34页 |
第四章 Qsys平台上的片上系统搭建 | 第34-44页 |
4.1 基于ARM的片上系统搭建 | 第34-38页 |
4.2 Qsys平台上自定义IP设计 | 第38-42页 |
4.2.1 颜色转换模块的设计 | 第38-40页 |
4.2.2 功能控制模块的设计 | 第40-42页 |
4.3 FPGA内部硬件结构总结 | 第42-44页 |
第五章 显示系统及UI设计 | 第44-53页 |
5.1 显示系统的外围设备 | 第44-46页 |
5.2 Qt平台上的UI设计 | 第46-53页 |
5.2.1 Qt平台简介 | 第46-47页 |
5.2.2 界面外观设计 | 第47-48页 |
5.2.3 界面功能的实现 | 第48-53页 |
第六章 测试系统前端模拟通道设计 | 第53-62页 |
6.1 无源衰减网络设计 | 第53-55页 |
6.2 阻抗变换电路设计 | 第55页 |
6.3 可控增益的放大网络设计 | 第55-60页 |
6.3.1 增益固定的第一级放大 | 第56-57页 |
6.3.2 可控增益的第二级放大 | 第57-59页 |
6.3.3 直流偏置可调的第三级放大 | 第59-60页 |
6.4 A/D转换电路设计 | 第60-62页 |
第七章 系统测试 | 第62-68页 |
7.1 数字荧光显示效果测试 | 第62-65页 |
7.1.1 测试方案设计 | 第62页 |
7.1.2 测试效果展示 | 第62-65页 |
7.2 系统其他参数测试 | 第65-68页 |
7.2.1 波形捕获率测试 | 第65页 |
7.2.2 信号幅度测试 | 第65-66页 |
7.2.3 信号频率测试 | 第66-68页 |
总结与展望 | 第68-69页 |
附录 | 第69-70页 |
参考文献 | 第70-72页 |
致谢 | 第72页 |