摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第一章 绪论 | 第11-17页 |
1.1 国内外研究现状 | 第11-12页 |
1.2 IP 核设计技术 | 第12-16页 |
1.2.1 IC 设计的一般流程 | 第12-13页 |
1.2.2 IP 设计 | 第13-16页 |
1.3 论文主要内容和章节安排 | 第16-17页 |
第二章 有关解码算法分析 | 第17-38页 |
2.1 MPEG-2、H.264、AVS 简介 | 第17-22页 |
2.1.1 MPEG-2 | 第17-18页 |
2.1.2 H.264 | 第18-20页 |
2.1.3 AVS | 第20-21页 |
2.1.4 多标准可重构解码器框架分析 | 第21-22页 |
2.2 逆变换算法 | 第22-31页 |
2.2.1 DCT 逆变换算法 | 第22-26页 |
2.2.2 H.264 逆变换算法 | 第26-28页 |
2.2.3 AVS 逆变换算法 | 第28-30页 |
2.2.4 三种逆变换算法比较 | 第30-31页 |
2.3 逆量化算法 | 第31-37页 |
2.3.1 MPEG-2 逆量化算法 | 第32-33页 |
2.3.2 H.264 逆量化算法 | 第33-35页 |
2.3.3 AVS 逆量化算法 | 第35-36页 |
2.3.4 三种逆量化算法比较和分析 | 第36-37页 |
2.4 本章小结 | 第37-38页 |
第三章 可重构变换器IP 设计 | 第38-59页 |
3.1 可重构逆变换IP 设计 | 第38-40页 |
3.1.1 可重构设计思想 | 第38-39页 |
3.1.2 可重构逆变换器架构 | 第39-40页 |
3.2 数据输入处理模块设计 | 第40-41页 |
3.3 转置模块设计 | 第41-44页 |
3.4 数据输出处理模块设计 | 第44-47页 |
3.5 一维逆变换模块设计 | 第47-55页 |
3.6 逆变换模块的仿真结果以及分析 | 第55-58页 |
3.8 本章小结 | 第58-59页 |
第四章 可重构逆量化器IP 设计 | 第59-69页 |
4.1 可重构逆量化器架构设计 | 第59-61页 |
4.2 MPEG_PRE_PROCESS 模块设计 | 第61-63页 |
4.3 AVS_PRE_PROCESS 模块设计 | 第63-64页 |
4.4 H264_PRE_PROCESS 模块设计 | 第64-65页 |
4.5 INTERFACE 模块设计 | 第65页 |
4.6 逆量化模块中存储模块 | 第65页 |
4.7 MPEG_POST_PROCESS 模块设计 | 第65-66页 |
4.8 逆量化模块流水线设计 | 第66页 |
4.9 逆量化模块仿真结果以及分析 | 第66-68页 |
4.10 本章小结 | 第68-69页 |
第五章 IP 核的低功耗设计 | 第69-81页 |
5.1 低功耗设计思想 | 第69-70页 |
5.2 低功耗设计技术 | 第70-72页 |
5.3 逆变换模块的低功耗设计 | 第72-75页 |
5.4 逆量化模块的低功耗设计 | 第75-78页 |
5.5 功耗估计和分析 | 第78-80页 |
5.5.1 功耗估计方法 | 第78-79页 |
5.5.2 功耗估计结果 | 第79-80页 |
5.6 本章小结 | 第80-81页 |
第六章 结论和展望 | 第81-83页 |
6.1 结论 | 第81页 |
6.2 展望 | 第81-83页 |
参考文献 | 第83-86页 |
缩略语 | 第86-87页 |
致谢 | 第87-88页 |
攻读学位期间发表的学术论文目录 | 第88页 |