逐次逼近模数转换器的研究及设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-12页 |
| ·国内外研究现状 | 第8-10页 |
| ·数字信号处理器 | 第8-9页 |
| ·模数转换器 | 第9-10页 |
| ·本课题的研究目的及特点 | 第10-11页 |
| ·研究工作的主要内容与论文结构 | 第11-12页 |
| 第二章 模数转换器概述 | 第12-19页 |
| ·模数转换器的基本原理 | 第12-13页 |
| ·模数转换器的性能指标 | 第13-17页 |
| ·静态性能指标 | 第13-15页 |
| ·动态性能指标 | 第15-17页 |
| ·模数转换器的分类 | 第17-18页 |
| ·本章小结 | 第18-19页 |
| 第三章 逐次逼近型ADC 的系统设计 | 第19-30页 |
| ·逐次逼近型ADC 的系统结构 | 第19-21页 |
| ·数模转换器结构选择 | 第21-26页 |
| ·比较器 | 第26-29页 |
| ·比较器的结构选择 | 第26-28页 |
| ·比较器输入失调校准技术 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 第四章 电路主要模块的设计及其仿真 | 第30-68页 |
| ·DAC 的电路设计 | 第30-42页 |
| ·本设计中DAC 的工作原理 | 第30-37页 |
| ·模拟开关和两相非交叠时钟产生电路 | 第37-40页 |
| ·DAC 整体仿真结果 | 第40-42页 |
| ·比较器的设计 | 第42-53页 |
| ·第一级运放的设计 | 第42-45页 |
| ·第二、第三级运放的设计 | 第45-49页 |
| ·后三级运放的设计 | 第49-50页 |
| ·比较器系统设计 | 第50-53页 |
| ·数字逻辑与时序控制设计 | 第53-61页 |
| ·多路复用器模块 | 第53-56页 |
| ·模拟开关的时序控制信号 | 第56-60页 |
| ·逐次逼近移位寄存器 | 第60-61页 |
| ·系统仿真 | 第61-67页 |
| ·ADC 整体电路瞬态仿真结果 | 第62-65页 |
| ·ADC 动态和静态特性仿真结果 | 第65-66页 |
| ·性能对比 | 第66-67页 |
| ·本章小结 | 第67-68页 |
| 第五章 模数转换器的版图设计和测试 | 第68-81页 |
| ·模数转换器版图设计 | 第68-77页 |
| ·电容的版图设计 | 第68-70页 |
| ·电阻的版图设计 | 第70-71页 |
| ·比较器的版图设计 | 第71-73页 |
| ·芯片的ESD 防护 | 第73-74页 |
| ·ADC 总体电路的布图设计 | 第74-77页 |
| ·测试 | 第77-80页 |
| ·芯片实现 | 第77页 |
| ·测试平台 | 第77-78页 |
| ·性能测试 | 第78-79页 |
| ·测试结果 | 第79-80页 |
| ·本章小结 | 第80-81页 |
| 第六章 总结与展望 | 第81-82页 |
| 致谢 | 第82-83页 |
| 参考文献 | 第83-86页 |
| 作者攻硕期间取得的研究成果 | 第86-87页 |