摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-16页 |
1.1 课题的背景及研究意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-15页 |
1.2.1 软件无线电发展现状 | 第9-11页 |
1.2.2 多模式接收机研究现状 | 第11-13页 |
1.2.3 FPGA重配置技术发展现状 | 第13-15页 |
1.3 论文内容安排 | 第15-16页 |
第2章 DPSK、DQPSK、FSK调制解调原理与数字调制识别理论 | 第16-27页 |
2.1 DPSK、DQPSK、FSK信号调制解调原理 | 第16-21页 |
2.1.1 DPSK与DQPSK信号调制原理 | 第16-17页 |
2.1.2 DPSK解调原理 | 第17-18页 |
2.1.3 DQPSK信号的解调 | 第18-19页 |
2.1.4 2FSK调制与解调原理 | 第19-21页 |
2.2 数字通信信号调制方式识别 | 第21-26页 |
2.2.1 数字调制的识别算法研究 | 第21-25页 |
2.2.2 调制识别算法的仿真验证 | 第25-26页 |
2.3 本章小结 | 第26-27页 |
第3章 系统硬件平台及其重构技术研究 | 第27-36页 |
3.1 Xilinx FPGA简介 | 第27-30页 |
3.2 FPGA重构原理研究 | 第30-35页 |
3.2.1 FPGA重构概念 | 第30-31页 |
3.2.2 FPGA重配置原理 | 第31-35页 |
3.3 本章小结 | 第35-36页 |
第4章 多模式解调系统的FPGA实现 | 第36-44页 |
4.1 DPSK解调的FPGA实现 | 第36-41页 |
4.1.1 载波同步环的FPGA实现 | 第36-39页 |
4.1.2 数字位同步的FPGA实现 | 第39-41页 |
4.2 FSK解调的FPGA实现 | 第41-43页 |
4.3 本章小结 | 第43-44页 |
第5章 基于Microblaze的动态重构的FPGA实现 | 第44-57页 |
5.1 模块划分 | 第45-46页 |
5.2 重构系统的实现 | 第46-53页 |
5.2.1 嵌入式系统的搭建 | 第48-50页 |
5.2.2 用户自定义IP核 | 第50页 |
5.2.3 Plan Ahead工程的建立 | 第50-53页 |
5.3 可重构解调系统测试 | 第53-56页 |
5.4 本章小结 | 第56-57页 |
结论 | 第57-58页 |
参考文献 | 第58-62页 |
攻读硕士学位期间发表的论文及其它成果 | 第62-64页 |
致谢 | 第64-65页 |
个人简历 | 第65页 |