摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第一章 绪论 | 第12-23页 |
1.1 数字通信系统 | 第12-13页 |
1.2 衡量数字通信系统的主要性能指标 | 第13-15页 |
1.2.1 数字通信系统的有效性指标 | 第14页 |
1.2.2 数字通信系统的可靠性指标 | 第14-15页 |
1.3 信道编码的基本思想以及简史 | 第15-19页 |
1.3.1 信道编码的基本思想 | 第16-17页 |
1.3.2 信道编码简史 | 第17-19页 |
1.4 LDPC码简史及应用 | 第19-22页 |
1.4.1 LDPC码简史 | 第19-20页 |
1.4.2 LDPC码的应用 | 第20-22页 |
1.5 本文主要内容以及安排 | 第22-23页 |
第二章 LDPC码的基本原理 | 第23-36页 |
2.1 分组纠错编码 | 第23页 |
2.2 线性分组码 | 第23-26页 |
2.2.1 生成矩阵 | 第24-25页 |
2.2.2 检验矩阵 | 第25-26页 |
2.3 LDPC码的表示 | 第26-28页 |
2.3.1 LDPC码的矩阵表示 | 第26-27页 |
2.3.2 LDPC码Tanner图表示 | 第27-28页 |
2.3.3 度数分布 | 第28页 |
2.4 LDPC码的编码 | 第28-30页 |
2.4.1 传统的编码算法 | 第28-29页 |
2.4.2 基于近似下三角矩阵的编码 | 第29-30页 |
2.5 LDPC码的构造方法 | 第30-33页 |
2.5.1 随机构造法 | 第31-32页 |
2.5.2 校验矩阵的结构化构造 | 第32-33页 |
2.6 IEEE802.16e标准LDPC码的构造 | 第33-35页 |
2.7 本章小结 | 第35-36页 |
第三章 LDPC码的译码算法 | 第36-48页 |
3.1 置信度传播译码算法 | 第36-39页 |
3.2 LLR-BP译码算法 | 第39-41页 |
3.3 最小和译码算法 | 第41-43页 |
3.3.1 Min-Sum译码算法的推导过程 | 第41-42页 |
3.3.2 Min-Sum算法的具体步骤 | 第42-43页 |
3.4 其他改进算法 | 第43-45页 |
3.4.1 UMP BP-Based算法 | 第43页 |
3.4.2 Normalized BP-Based算法和Offset BP-Based算法 | 第43-45页 |
3.5 译码算法的仿真 | 第45-47页 |
3.6 本章小结 | 第47-48页 |
第四章 LDPC码在中继通信系统中的研究 | 第48-58页 |
4.1 中继协作通信系统 | 第48-50页 |
4.2 中继通信的系统模型 | 第50-52页 |
4.3 基于PEG算法构造的LDPC码 | 第52-54页 |
4.4 改进PEG算法的介绍 | 第54-55页 |
4.5 仿真结果 | 第55-57页 |
4.6 本章小结 | 第57-58页 |
第五章 LDPC译码器的设计与实现 | 第58-72页 |
5.1 FPGA开发流程 | 第58-59页 |
5.2 LDPC码译码器的硬件结构 | 第59-62页 |
5.2.1 串行结构 | 第60页 |
5.2.2 并行结构 | 第60-61页 |
5.2.3 部分并行结构 | 第61-62页 |
5.3 LDPC码译码器的参数 | 第62-64页 |
5.3.1 LDPC码的选择 | 第62-63页 |
5.3.2 合适译码算法的选择 | 第63-64页 |
5.3.3 量化位数 | 第64页 |
5.3.4 最大迭代次数 | 第64页 |
5.4 LDPC译码器的设计 | 第64-68页 |
5.4.1 顶层模块单元 | 第65页 |
5.4.2 数据存储单元 | 第65-66页 |
5.4.3 比特节点处理单元(BNP) | 第66-67页 |
5.4.4 校验节点处理单元(CNP) | 第67-68页 |
5.5 译码器的功能仿真 | 第68-71页 |
5.6 本章小结 | 第71-72页 |
第六章 结束语 | 第72-74页 |
参考文献 | 第74-78页 |
攻读硕士学位期间的学术成果 | 第78-79页 |
致谢 | 第79页 |