| 摘要 | 第1-6页 |
| ABSTRACT | 第6-11页 |
| 第1章 绪论 | 第11-17页 |
| ·课题的背景及意义 | 第11-12页 |
| ·ADS-B 系统的研究现状 | 第12-15页 |
| ·国外的研究现状 | 第12-14页 |
| ·国内的研究现状 | 第14-15页 |
| ·研究内容 | 第15页 |
| ·论文的结构安排 | 第15-17页 |
| 第2章 ADS-B 系统的基本工作原理 | 第17-26页 |
| ·ADS-B 系统概述 | 第17页 |
| ·ADS-B 系统工作原理 | 第17-20页 |
| ·ADS-B 发射子系统 | 第18-19页 |
| ·ADS-B 接收子系统 | 第19页 |
| ·ADS-B 地面接收系统 | 第19-20页 |
| ·ADS-B 系统的应用 | 第20-21页 |
| ·ADS-B 系统的特点 | 第21-25页 |
| ·1090ES 数据链 | 第22-23页 |
| ·UAT 简介 | 第23页 |
| ·VDL Mode4 简介 | 第23-24页 |
| ·数据链的比较 | 第24-25页 |
| ·本章小结 | 第25-26页 |
| 第3章 S 模式信号报头提取算法研究 | 第26-42页 |
| ·ADS-B 信号的编码方式 | 第26页 |
| ·模式 S 信号的编码方式 | 第26-27页 |
| ·模式 S 信号的消息结构 | 第27-28页 |
| ·ADS-B 消息的更新 | 第28-29页 |
| ·消息更新的基本条件 | 第28页 |
| ·各类消息的更新速率 | 第28-29页 |
| ·S 模式接收机报头提取理论算法 | 第29-37页 |
| ·有效脉冲位置 VPP 的提取算法 | 第30-31页 |
| ·上升沿、下降沿的提取算法 | 第31-32页 |
| ·4 脉冲报头初始检测算法 | 第32页 |
| ·参考功率检测算法 | 第32-33页 |
| ·再触发检测算法 | 第33-34页 |
| ·交叠测试算法 | 第34-35页 |
| ·功率一致性检测算法 | 第35页 |
| ·DF 检测算法 | 第35-36页 |
| ·理论算法总结 | 第36-37页 |
| ·FPGA 报头检测相关步骤的算法改进 | 第37-40页 |
| ·参考功率提取算法和再触发算法的简化 | 第37-39页 |
| ·DF 认证算法的简化 | 第39页 |
| ·功率一致性算法的简化 | 第39-40页 |
| ·报头交叠测试算法的简化 | 第40页 |
| ·报头检测时间的修改 | 第40页 |
| ·本章小结 | 第40-42页 |
| 第4章 S 模式信号报头检测处理模块的 FPGA 实现 | 第42-60页 |
| ·Quartus II 8.1 集合开发环境介绍 | 第42-44页 |
| ·Quartus II 概述 | 第42-43页 |
| ·Quartus II 设计流程 | 第43-44页 |
| ·硬件平台主要处理芯片介绍 | 第44-46页 |
| ·ADS-B 解码板硬件架构 | 第46-49页 |
| ·报头检测在 FPGA 中实现的处理流程 | 第49-57页 |
| ·输入 FPGA 的数字信号的设计 | 第51-52页 |
| ·VPP 生成模块实现 | 第52-54页 |
| ·LEP/FEP 生成模块实现 | 第54页 |
| ·LEP 检测模块实现 | 第54-55页 |
| ·初始报头检测模块的实现 | 第55-56页 |
| ·参考功率提取模块的实现 | 第56页 |
| ·再触发模块的实现 | 第56-57页 |
| ·处理流程的仿真结果分析 | 第57-59页 |
| ·本章小结 | 第59-60页 |
| 结论 | 第60-61页 |
| 参考文献 | 第61-65页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第65-66页 |
| 致谢 | 第66页 |